电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CY28354OXC-400

产品描述存储器,DDR 扇出缓冲器(分配) IC 400MHz 1 输出 48-SSOP
产品类别半导体    时钟与计时   
文件大小105KB,共8页
制造商Silicon Labs(芯科实验室)
官网地址https://www.silabs.com
下载文档 详细参数 全文预览

CY28354OXC-400在线购买

供应商 器件名称 价格 最低购买 库存  
CY28354OXC-400 - - 点击查看 点击购买

CY28354OXC-400概述

存储器,DDR 扇出缓冲器(分配) IC 400MHz 1 输出 48-SSOP

CY28354OXC-400规格参数

参数名称属性值
类别
厂商名称Silicon Labs(芯科实验室)
包装管件
\u96F6\u4EF6\u72B6\u6001\u505C\u4EA7
PLL
主要用途存储器,DDR
输入时钟
输出HCSL
比率 - 输入:输出2:12
差分 - 输入:输出无/无
频率 - 最大值400MHz
电压 - 供电2.3V ~ 2.7V
工作温度0°C ~ 85°C
安装类型表面贴装型
封装/外壳48-BSSOP(0.295",7.50mm 宽)
供应商器件封装48-SSOP
电路数1
基本产品编号CY28354

文档预览

下载PDF文档
CY28354-400
210 MHz 24 Output Buffer for 4-DDR DIMMS for VIA Chipsets
Support
Features
• Supports VIA PRO 266, KT266 and P4x266
• Dual 1- to 12-output buffer/driver
• Supports up to four DDR DIMMs
• Low-skew outputs (< 75 ps)
• Supports 266-MHz, 333-MHz and 400-MHz DDR SDRAM
• SMBus Read and Write support
• Space-saving 48-pin SSOP package
Functional Description
The CY28354-400 is a 2.5V buffer designed to distribute
high-speed clocks in PC applications. The part has 24 outputs
to support four unbuffered DDR DIMMS. The CY28354-400
can be used in conjunction with CY28326 similar clock synthe-
sizer for the PTT880 and KTT880 chipsets.
The CY28354-400 also includes an SMBus interface which
can enable or disable each output clock. On power-up, all
output clocks are enabled.
Block Diagram
BUF_INA
FB_OUTA
DDRAT0
DDRAC0
DDRAT1
DDRAC1
DDRAT2
DDRAC2
DDRAT3
DDRAC3
DDRAT4
DDRAC4
DDRAT5
DDRAC5
DDRBT0
DDRBC0
DDRBT1
DDRBC1
DDRBT2
DDRBC2
DDRBT3
DDRBC3
DDRBT4
DDRBC4
DDRBT5
DDRBC5
FB_OUTB
Pin Configuration
SSOP
Top View
VDD2.5
GND
FB_OUTB
BUFF_INB
DDRBT0
DDRBC0
DDRBT1
DDRBC1
GND
VDD2.5
DDRAT0
DDRAC0
DDRAT1
DDRAC1
GND
VDD2.5
FB_OUTA
BUF_INA
DDRAT2
DDRAC2
DDRAT3
DDRAC3
VDD2.5
GND
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
ADDR_SEL
SDATA
SMBus
Decoding
SCLOCK
I2C_CS
VDD2.5
GND
ADDR_SEL
I2C_CS
DDRBT2
DDRBC2
DDRBT3
DDRBC3
GND
VDD2.5
DDRAT4
DDRAC4
DDRAT5
DDRAC5
GND
VDD2.5
DDRBT4
DDRBC4
DDRBT5
DDRBC5
VDD2.5
GND
SDATA
SCLK
BUFF_INB
.......................... Document #: 38-07615 Rev. *B Page 1 of 8
400 West Cesar Chavez, Austin, TX 78701
1+(512) 416-8500
1+(512) 416-9669
www.silabs.com
ARM7的CAN-USB转换器设计
ABS(防抱死刹车系统)ECU(电控单元)在研发过程中,为了实时确定其行车参数和控制参数,通常会使用标定技术,标定技术就是通过一定的命令对ECU上传和读取控制算法参数,以达到对其实时修改 ......
Aguilera 微控制器 MCU
定时器驱动ADC
最近在耍TI官方送的开发板Tiva LaunchPad,研究了一天的ADC,共享下写的定时器驱动ADC,顺便和各位讨论这个芯片#include #include #include "inc/hw_types.h" #include "inc/hw_memmap.h" ......
cchwhk 微控制器 MCU
MicroPython增强了WB55功能
新增 WB55 的RF处理器和BLE功能: stm32/boards: Enable support for bluetooth on WB55 boards. stm32: Add support for RF coprocessor on WB55 MCUs. ...
dcexpert MicroPython开源版块
STM32F103RCT6+W5500
STM32F103RCT6+W5500 的一块板子,卖四百多是不是太贵了!有木有童鞋有这款板子? http://www.bocon.com.cn/showProduct.aspx?id=212 http://www.iwiznet.cn/blog/wp-content/uploads ......
电子微创意 淘e淘
[嘉楠K510测评之一]到手编译烧录体验一条龙
周四的时候刚好nmg管理员说有k510可以测评下,自己刚好也有点兴趣,于是也就答应下来,毕竟以前也没测评过linux相关的,就想着玩一玩的想法怼一下。 编译环境上,嘉楠官方比较好的一点就是 ......
RCSN 国产芯片交流
第2篇-玩转Thinker Board之DCM时钟管理模块
为了给FPGA系统提供一个优质的时钟信号源,Xilinx在其FPGA/CPLD器件中嵌入了数字时钟管理核(Digital Clock Manager,简称DCM)供用户使用。DCM的作用是管理和控制时钟信号,它具有对时钟源进行 ......
sblpp DIY/开源硬件专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2556  2331  484  1774  2722  52  47  10  36  55 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved