电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

SI5330L-A00229-GM

产品描述时钟 扇出缓冲器(分配),变换器 IC 1:4 350 MHz 24-VFQFN 裸露焊盘
产品类别半导体    时钟与计时   
文件大小137KB,共20页
制造商Silicon Labs(芯科实验室)
官网地址https://www.silabs.com
下载文档 详细参数 全文预览

SI5330L-A00229-GM在线购买

供应商 器件名称 价格 最低购买 库存  
SI5330L-A00229-GM - - 点击查看 点击购买

SI5330L-A00229-GM概述

时钟 扇出缓冲器(分配),变换器 IC 1:4 350 MHz 24-VFQFN 裸露焊盘

SI5330L-A00229-GM规格参数

参数名称属性值
类别
厂商名称Silicon Labs(芯科实验室)
包装托盘
类型扇出缓冲器(分配),变换器
电路数1
比率 - 输入:输出1:4
差分 - 输入:输出无/是
输入CMOS,HSTL,LVTTL,SSTL
输出LVDS
电压 - 供电1.71V ~ 3.63V
工作温度-40°C ~ 85°C
安装类型表面贴装型
封装/外壳24-VFQFN 裸露焊盘
供应商器件封装24-QFN(4x4)
频率 - 最大值350 MHz
基本产品编号SI5330

文档预览

下载PDF文档
Si5330
1 . 8 / 2 . 5 / 3 . 3 V L
O W
- J
I T T E R
, L
O W
- S
K EW
C
L O C K
B
U F F E R
/ L
E V E L
T
R A N S L A T O R
Features
18
17
16
15
14
13
7
8
9
10
11
12
Supports single-ended or
differential input clock signals
Generates four differential
(LVPECL, LVDS, HCSL) or eight
single-ended (CMOS, SSTL,
HSTL) outputs
Provides signal level translation

Differential to single-ended

Single-ended to differential

Differential to differential

Single-ended to single-ended
Wide frequency range

LVPECL, LVDS: 5 to 710 MHz

HCSL: 5 to 250 MHz

SSTL, HSTL: 5 to 350 MHz

CMOS: 5 to 200 MHz
Additive jitter: 150 fs RMS typ
RSVD_GND
CLK0A
CLK0B
VDD
VDDO0
20
Small size: 24-lead, 4 x 4 mm
QFN
24
23
22
21
19
OEB
CLK1A
CLK1B
VDDO1
VDDO2
CLK2A
CLK2B
RSVD_GND
Output-output skew: 100 ps
Propagation delay: 2.5 ns typ
Single core supply with excellent
PSRR: 1.8, 2.5, or 3.3 V
Output driver supply voltage
independent of core supply: 1.5,
1.8, 2.5, or 3.3 V
Loss of Signal (LOS) indicator
allows system clock monitoring
Output Enable (OEB) pin allows
glitchless control of output clocks
Low power: 10 mA typical core
current
Industrial temperature range:
–40 to +85
°
C
Ordering Information:
See page 14.
Pin Assignments
IN1
IN2
IN3
1
Applications
2
3
High Speed Clock Distribution
Ethernet Switch/Router
SONET / SDH
PCI Express 2.0/3.0
Fibre Channel
MSAN/DSLAM/PON
Telecom Line Cards
RSVD_GND
RSVD_GND
RSVD_GND
GND
GND
CLK3B
Functional Block Diagram
V
DD
V
DDO0
CLK0
Si5330
V
DDO1
CLK1
Single-ended
or
Differential
IN
V
DDO2
CLK2
Single-ended
or
Differential
V
DDO3
LOS
OEB
Control
CLK3
Rev. 1.0 4/12
Copyright © 2012 by Silicon Laboratories
VDDO3
VDD
LOS
CLK3A
4
5
6
Si5330
关于仿真
很多人说仿真不准,我只是想说很多人没有正确的使用仿真软件没有良好的建模当然不能让仿真得出正确的结果。仿真的作用就相当于理论计算,但是比人工的理论计算精确得多,成本小得多,时间花得更 ......
ssawee 单片机
把还给老师的给我拿回来之十一长假
十一长假,回家看看老爹老妈 其乐融融 荒废了学业十天 我刚到家,我的51开发板就到了 就让单位的调度帮忙签收了。 母亲是乡村小学教师 教书二十六七年,每个工作日都是七八节课,所以嗓 ......
逆水先生 聊聊、笑笑、闹闹
30岁的女人依然很美!
30多岁的女人是自信的女人。 她晶亮的眸子里闪烁着智慧的光芒,她自然的微笑里包涵着对自我的欣赏。她懂的如何将物质消费变成一种彻底的精神享受;她懂的在辛苦与忙碌中调试出一份宁静,甘美的 ......
欣之 聊聊、笑笑、闹闹
搭建NIOS II 软核时外部总线的问题
设计一个NIOS II的方案,满足所有的控制、外设资源后,余下的管脚不够通过单独的总线分别接flash和SRAM(即flash和SRAM的地址、数据、控制线分开), 目前考虑了以下三个方案: 1 共用 fla ......
cow1000 FPGA/CPLD
WEBENCH 设计工具性能增强
本帖最后由 德州仪器_视频 于 2015-1-20 11:07 编辑 WEBENCH 团队的工程师 Jeff Perry 在视频中向大家展示了TI WEBENCH 工具新增的多项高级电源功能,这些新功能可帮助设计人员增强对 ......
德州仪器_视频 模拟与混合信号
【晒样片】 改版后,我的悲情申请样片史
首先,在这里感谢TI公司的活动,那天随便乱翻网页的过程中,看到这个活动,看到里面还有我需要的DC-DC芯片,所以也就参加活动了。但是,整个申请过程中并不顺利。反复申请了四五次左右,然后才 ......
黑爵1753 TI技术论坛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 888  307  1147  559  1167  18  7  24  12  10 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved