电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EA858M000BGR

产品描述LVPECL Output Clock Oscillator, 858MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530EA858M000BGR概述

LVPECL Output Clock Oscillator, 858MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EA858M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率858 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
一个很详细的Linux Shell教程
RT 11450 11451 11452 11453...
huchuan987 单片机
数字锁相放大技术
各位高手,请问有搞过这方面的知识吗?如果有,能介绍一下思路吗,DSP编程方面,谢谢啦...
小喇叭 DSP 与 ARM 处理器
STM32的USB_HP中断是否只对DoubleBuffer有效
最近完善了自己的Versaloon里的USB_CDC功能,发现了一些问题,当然不排除是芯片的问题或者库的问题。目前已经可以非常稳定运行了。 CDC完全使用中断+环形缓存的方式实现,USB完全工作在全 ......
liao_0222 stm32/stm8
CC2541收不到蓝牙主模块发送的数据
我现在CC2541开发板和蓝牙主模块连接上了。 CC2541开发板往蓝牙主模块发送数据,蓝牙主模块可以收到。 可是蓝牙主模块往CC2541发送数据,CC2541收不到。 蓝牙主模块通过外部中断按 ......
chenbingjy 无线连接
关于画芯片封装问题
芯片手册上芯片管脚大小的单位是什么?如何画芯片的PCB封装?如MAX9814的芯片封装图,怎么知道它的每个管脚的尺寸大小以及每个管脚之间的距离呢?...
zxzxzxz 嵌入式系统
正在使用FPGA- XINLINX 请教如果设置大量的寄存器
请教各位高手和版主: 如何使用RAM设置大量的寄存器?(仅仅听说这种方法,不知道是不是这样称呼)。 如果使用状态机特别的麻烦,每设置一个寄存器要使用4个状态,1k就要有4000个状态,实在是太麻 ......
swgwy1985 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 882  1710  2220  783  619  57  49  43  56  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved