电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

J110_D26Z

产品描述JFET N 通道 25 V 625 mW 通孔 TO-92-3
产品类别分立半导体    晶体管   
文件大小127KB,共7页
制造商ON Semiconductor(安森美)
官网地址http://www.onsemi.cn
下载文档 详细参数 全文预览

J110_D26Z在线购买

供应商 器件名称 价格 最低购买 库存  
J110_D26Z - - 点击查看 点击购买

J110_D26Z概述

JFET N 通道 25 V 625 mW 通孔 TO-92-3

J110_D26Z规格参数

参数名称属性值
类别
厂商名称ON Semiconductor(安森美)
包装卷带(TR)
FET 类型N 通道
工作温度-55°C ~ 150°C(TJ)
安装类型通孔
封装/外壳TO-226-3,TO-92-3(TO-226AA)(成形引线)
供应商器件封装TO-92-3
电压 - 击穿 (V(BR)GSS)25 V
电阻 - RDS(On)18 Ohms
功率 - 最大值625 mW
不同 Vds (Vgs=0) 时电流 - 漏极 (Idss)10 mA @ 15 V
不同 Id 时电压 - 截止 (VGS off)500 mV @ 10 nA
基本产品编号J110

文档预览

下载PDF文档
J108/J109/J110/MMBFJ108
J108/J109/J110/MMBFJ108
N-Channel Switch
• This device is designed for digital switching
applications where very low on resistance is
mandatory.
• Sourced from Process 58.
1
TO-92
3
2
SuperSOT-3
Marking: I8
1. Drain 2. Source 3. Gate
1
1. Drain 2. Source 3. Gate
Absolute Maximum Ratings *
T
A
=25°C unless otherwise noted
Symbol
V
DG
V
GS
I
GF
T
J
, T
stg
Drain-Gate Voltage
Gate-Source Voltage
Forward Gate Current
Operating and Storage Junction Temperature Range
Parameter
Value
25
-25
10
-55 ~ +150
Units
V
V
mA
°C
* These ratings are limiting values above which the serviceability of any semiconductor device may be impaired.
NOTES:
1) These ratings are based on a maximum junction temperature of 150 degrees C.
2) These are steady state limits. The factory should be consulted on applications involving pulsed or low duty cycle operations.
Electrical Characteristics
T
A
=25°C unless otherwise noted
Symbol
Parameter
Test Condition
I
G
= -10µA, V
DS
= 0
V
GS
= -15V, V
DS
= 0
V
GS
= -15V, V
DS
= 0, T
A
= 100°C
V
DS
= 15V, I
D
= 10nA
108
109
110
108
109
110
108
109
110
-3.0
-2.0
-0.5
80
40
10
8.0
12
18
85
15
15
Min.
-25
-3.0
-200
-10
-6.0
-4.0
Max.
Units
V
nA
nA
V
V
V
mA
mA
mA
pF
pF
pF
Off Characteristics
Gate-Source Breakdwon Voltage
V
(BR)GSS
I
GSS
V
GS
(off)
Gate Reverse Current
Gate-Source Cutoff Voltage
On Characteristics
I
DSS
Zero-Gate Voltage Drain Current *
V
DS
= 15V, I
GS
= 0
r
DS
(on)
Drain-Source On Resistance
V
DS
0.1V, V
GS
= 0
Small Signal Characteristics
C
dg
(on)
C
sg
(off)
C
dg
(on)
C
sg
(off)
Drain Gate & Source Gate On
Capacitance
Drain-Gate Off Capacitance
Source-Gate Off Capacitance
V
DS
= 0, V
GS
= 0, f = 1.0MHz
V
DS
= 0, V
GS
= -10, f = 1.0MHz
V
DS
= 0, V
GS
= -10, f = 1.0MHz
* Pulse Test: Pulse Width
300µs, Duty Cycle
2.0%
©2002 Fairchild Semiconductor Corporation
Rev. B1, November 2002
新闻早班车:这么狠的性能,只有LINEAR 能达到了
如题,呵呵 看下官方介绍: 凌力尔特公司(Linear)推出 LT3757 和 LT3758 的 H 级和 MP 级版本,这两款器件是具宽输入范围的 DC/DC控制器,用于升压、反激式、SEPIC 和负输出电源应用 ......
tagetage 电源技术
ISE 生成的sdf文件和在综合前的约束有关系么?
对于一个rtl设计,ISE place & route 之后会生成sdf文件,那么,如果在综合之前对 rtl设计,添加一定的约束,所生成sdf文件是否有变化? sdf文件和在综合前的约束文件有关系么? 欢迎大家留 ......
曳尾鱼 FPGA/CPLD
大功率LED照明中调光的必要性
调光技术的应用将进一步降低耗能,节省照明用电。目前,公共照明用电占整个照明领域三分之一,高达1000亿度。在国内,城市一般从傍晚5:30或6:00开始亮灯,然而小型城市在夜晚9点后、大中城市在 ......
探路者 LED专区
画4层PCB,中间两层应该铺地吗?
本帖最后由 littleshrimp 于 2015-12-15 17:24 编辑 我知道这个可能会根据不同的应用做不同的设计,应该没有一个肯定的答案 我最近想做的是高位AD和DA的板子,看到几乎所有的官方设计文件都 ......
littleshrimp PCB设计
2009年,中国经济激情裸奔(转)
2008年,中国经济已经彻底撤掉了遮羞布。很多人告诫我,还是预测一下2009年的经济形势吧。2009年,需要预测吗?中国不乏英明决的保姆型官员,更不缺乏科学严谨的宫廷专家,更重要的是,中国有数 ......
emily 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1032  1655  1739  2386  172  21  34  36  49  4 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved