电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SB1247M00DGR

产品描述LVDS Output Clock Oscillator, 1247MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530SB1247M00DGR概述

LVDS Output Clock Oscillator, 1247MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SB1247M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1247 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
HMI专题之五 HMI的灵魂——组态软件
通过前几个专题的分析,我们知道 HMI意味硬件+软件而这里面的软件,由于适应性的需求,可以说就是组态软件。那么到底组态软件是一个什么样的美女呢?怎么王八看绿豆,HMI就相中她了呢?组态软 ......
蓝色心情 DSP 与 ARM 处理器
请教stm32地址线复用问题?
使用到FSMC总线控制16位LCD液晶,其中使用100Pin的STM32,A16连接到LCD的A0,那么在读写LCD的时候,A17,A18这些地址线上应该会有信号,如果这几个脚用作一般IO,会不会有影响?还是这些地 ......
bobostart stm32/stm8
让人头大的屏蔽层问题......
使用了屏蔽层,结果不能正常使用, 请问如何正常使用屏蔽线的屏蔽层?...
fish001 单片机
R5F100LEA 单片机型号意义及管脚信息
本帖最后由 paulhyde 于 2014-9-15 03:37 编辑 今年国赛指定了一款Renesas的MCU,R5F100LEA 估计很多同学都没有接触过这款MCU 上传几张图片,希望能帮助大家对这个MCU有个简单的认识 第一张 ......
deweyled 电子竞赛
请问WinCE5.0下可以编程读取XML数据吗?
如题,如果有,能不能给几个相关资料链接呢?谢谢...
wawj1819 嵌入式系统
WIFI链接程序
小弟不想用wince自带的WIFI配置链接程序 于是参考了 http://www.cnblogs.com/Jade2009/archive/2009/02/23/1368201.html 这里文章编写了一个程序 尝试进行链接: WirelessConnect(g_First ......
kailern 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2756  2904  2540  1913  1514  3  36  19  5  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved