电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CY7C1381KV33-133AXIT

产品描述SRAM - 同步,SDR 存储器 IC 18Mb(512K x 36) 并联 100-TQFP(14x20)
产品类别半导体    存储器   
文件大小885KB,共34页
制造商Cypress(赛普拉斯)
标准
下载文档 详细参数 全文预览

CY7C1381KV33-133AXIT在线购买

供应商 器件名称 价格 最低购买 库存  
CY7C1381KV33-133AXIT - - 点击查看 点击购买

CY7C1381KV33-133AXIT概述

SRAM - 同步,SDR 存储器 IC 18Mb(512K x 36) 并联 100-TQFP(14x20)

CY7C1381KV33-133AXIT规格参数

参数名称属性值
类别
厂商名称Cypress(赛普拉斯)
包装卷带(TR)
存储器类型易失
存储器格式SRAM
技术SRAM - 同步,SDR
存储容量18Mb(512K x 36)
存储器接口并联
电压 - 供电3.135V ~ 3.6V
工作温度-40°C ~ 85°C(TA)
安装类型表面贴装型
封装/外壳100-LQFP
供应商器件封装100-TQFP(14x20)
时钟频率133 MHz
访问时间6.5 ns
基本产品编号CY7C1381

文档预览

下载PDF文档
CY7C1381KV33/CY7C1381KVE33
CY7C1383KV33/CY7C1383KVE33
18-Mbit (512K × 36/1M × 18)
Flow-Through SRAM (With ECC)
18-Mbit (512K × 36/1M × 18) Flow-Through SRAM (With ECC)
Features
Functional Description
The CY7C1381KV33/CY7C1381KVE33/CY7C1383KV33/
CY7C1383KVE33 are a 3.3 V, 512K × 36 and 1M × 18
synchronous flow through SRAMs, designed to interface with
high speed microprocessors with minimum glue logic. Maximum
access delay from clock rise is 6.5 ns (133 MHz version). A 2-bit
on-chip counter captures the first address in a burst and
increments the address automatically for the rest of the burst
access. All synchronous inputs are gated by registers controlled
by a positive edge triggered clock input (CLK). The synchronous
inputs include all addresses, all data inputs, address pipelining
chip enable (CE
1
), depth-expansion chip enables (CE
2
and
CE
3
), burst control inputs (ADSC, ADSP, and ADV), write
enables (BW
x
, and BWE), and global write (GW). Asynchronous
inputs include the output enable (OE) and the ZZ pin.
The CY7C1381KV33/CY7C1381KVE33/CY7C1383KV33/
CY7C1383KVE33 allows interleaved or linear burst sequences,
selected by the MODE input pin. A HIGH selects an interleaved
burst sequence, while a LOW selects a linear burst sequence.
Burst accesses can be initiated with the processor address
strobe (ADSP) or the cache controller address strobe (ADSC)
inputs. Address advancement is controlled by the address
advancement (ADV) input.
Addresses and chip enables are registered at rising edge of
clock when address strobe processor (ADSP) or address strobe
controller (ADSC) are active. Subsequent burst addresses can
be internally generated as controlled by the advance pin (ADV).
CY7C1381KV33/CY7C1381KVE33/CY7C1383KV33/
CY7C1383KVE33 operates from a +3.3 V core power supply
while all outputs operate with a +2.5 V or +3.3 V supply. All inputs
and outputs are JEDEC-standard and JESD8-5-compatible.
Supports 133 MHz bus operations
512K × 36 and 1M × 18 common I/O
3.3 V core power supply (V
DD
)
2.5 V or 3.3 V I/O supply (V
DDQ
)
Fast clock-to-output time
6.5 ns (133 MHz version)
Provides high performance 2-1-1-1 access rate
User selectable burst counter supporting interleaved or linear
burst sequences
Separate processor and controller address strobes
Synchronous self-timed write
Asynchronous output enable
CY7C1381KV33/CY7C1381KVE33
available
in
JEDEC-standard Pb-free 100-pin TQFP, Pb-free 165-ball
FBGA package. CY7C1383KV33/CY7C1383KVE33 available
in JEDEC-standard Pb-free 100-pin TQFP.
IEEE 1149.1 JTAG-Compatible Boundary Scan
ZZ sleep mode option.
On-chip error correction code (ECC) to reduce soft error rate
(SER)
Selection Guide
Description
Maximum access time
Maximum operating current
× 18
× 36
133 MHz
6.5
129
149
100 MHz
8.5
114
134
Unit
ns
mA
mA
Cypress Semiconductor Corporation
Document Number: 001-97888 Rev. *F
198 Champion Court
San Jose
,
CA 95134-1709
408-943-2600
Revised February 16, 2018
文章分享:电容数字转换器为诊断系统中的电平检测提供方便
在血液分析仪、体外诊断系统和其他很多化学分析应用中,液体必须从一个容器中转移到另一个,以便将样本从试管中、或者将试剂从瓶中吸取出来。 这些实验室系统经常需要处理大量样本,因此尽可能 ......
雨中 ADI 工业技术
Blue_char Demo(ios)
本帖最后由 elike 于 2018-1-21 17:38 编辑 1.工具准备 低功耗蓝牙开发套件STEVAL-IDB007V1。如下图 341592 根据论坛里面已有的介绍,配置环境,进入BLE_chat测试工程,flash到板子 ......
elike 意法半导体-低功耗射频
2010山东省大学生电子设计大赛优秀论文
本帖最后由 paulhyde 于 2014-9-15 09:25 编辑 2010山东省大学生电子设计大赛优秀论文 ...
bingyan1122 电子竞赛
请教WinCE6.0开发中关于Emulator的问题(如何自制SDK,Emulator)
我刚刚接触WinCE,我需要做的事情是在一般WinCE设备上开发应用程序,我打算自己在PB6.0上导出一个一般的WinCE6.0的SDK并安装,然后在VS2005上写代码,通过WinCE6.0仿真器看到代码的效果。 现在 ......
浪儿飘 嵌入式系统
Vxworks网络编程提问
我在Vxworks下实现以太网通讯,采用UDP协议,在调试状态下,程序运行正常,用ping指令ping目标机和测试程序测试均正常,但将程序作成映像下载到DOC中运行时,却发现无法ping通目标机,不知怎么 ......
zds1982 实时操作系统RTOS
元旦寄语
元旦寄语 问苍茫大地,谁主沉浮\\&**&//一万年太长,只争朝夕——题记 生活太忙碌,总觉得时间太少,其实是自己没有好好的抓住它、利用好它。节奏太快,脚步太匆忙,错过了 ......
张无忌1987 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1376  110  809  2112  571  28  3  17  43  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved