电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CY7C1380KV33-167AXIT

产品描述SRAM - 同步,SDR 存储器 IC 18Mb(512K x 36) 并联 167 MHz 3.4 ns 100-TQFP(14x20)
产品类别半导体    存储器   
文件大小3MB,共33页
制造商Cypress(赛普拉斯)
标准
下载文档 详细参数 全文预览

CY7C1380KV33-167AXIT在线购买

供应商 器件名称 价格 最低购买 库存  
CY7C1380KV33-167AXIT - - 点击查看 点击购买

CY7C1380KV33-167AXIT概述

SRAM - 同步,SDR 存储器 IC 18Mb(512K x 36) 并联 167 MHz 3.4 ns 100-TQFP(14x20)

CY7C1380KV33-167AXIT规格参数

参数名称属性值
类别
厂商名称Cypress(赛普拉斯)
包装卷带(TR)
存储器类型易失
存储器格式SRAM
技术SRAM - 同步,SDR
存储容量18Mb(512K x 36)
存储器接口并联
电压 - 供电3.135V ~ 3.6V
工作温度-40°C ~ 85°C(TA)
安装类型表面贴装型
封装/外壳100-LQFP
供应商器件封装100-TQFP(14x20)
时钟频率167 MHz
访问时间3.4 ns
基本产品编号CY7C1380

文档预览

下载PDF文档
CY7C1380KV33
CY7C1382KV33
18-Mbit (512K × 36/1M × 18)
Pipelined SRAM
18-Mbit (512K × 36/1M × 18) Pipelined SRAM
Features
Functional Description
The CY7C1380KV33/CY7C1382KV33 SRAM integrates
524,288 × 36 and 1,048,576 × 18 SRAM cells with advanced
synchronous peripheral circuitry and a two-bit counter for
internal burst operation. All synchronous inputs are gated by
registers controlled by a positive edge triggered clock input
(CLK). The synchronous inputs include all addresses, all data
inputs, address-pipelining chip enable (CE
1
), depth-expansion
chip enables (CE
2
and CE
3
), burst control inputs (ADSC, ADSP,
and ADV), write enables (BW
X
, and BWE), and global write
(GW). Asynchronous inputs include the output enable (OE) and
the ZZ pin.
Addresses and chip enables are registered at rising edge of
clock when address strobe processor (ADSP) or address strobe
controller (ADSC) are active. Subsequent burst addresses can
be internally generated as they are controlled by the advance pin
(ADV).
Address, data inputs, and write controls are registered on-chip
to initiate a self-timed write cycle. This part supports byte write
operations (see
Pin Definitions on page 6
and
Truth Table on
page 10
for further details). Write cycles can be one to two or four
bytes wide as controlled by the byte write control inputs. GW
when active LOW causes all bytes to be written.
The CY7C1380KV33/CY7C1382KV33 operates from a +3.3 V
core power supply while all outputs operate with a +2.5 or +3.3 V
power supply. All inputs and outputs are JEDEC-standard and
JESD8-5-compatible.
Supports bus operation up to 250 MHz
Available speed grades are 250, 200, and 167 MHz
Registered inputs and outputs for pipelined operation
3.3 V core power supply
2.5 V or 3.3 V I/O power supply
Fast clock-to-output times
2.5 ns (for 250 MHz device)
Provides high performance 3-1-1-1 access rate
Separate processor and controller address strobes
Synchronous self-timed write
Asynchronous output enable
Single cycle chip deselect
Available in JEDEC-standard Pb-free 100-pin TQFP and non
Pb-free 165-ball FBGA package.
IEEE 1149.1 JTAG-Compatible Boundary Scan
ZZ sleep mode option
Selection Guide
Description
Maximum Access Time
Maximum Operating Current
× 18
× 36
250 MHz
2.5
180
200
200 MHz
3.0
158
178
167 MHz
3.4
143
163
Unit
ns
mA
Cypress Semiconductor Corporation
Document Number: 001-97878 Rev. *E
198 Champion Court
San Jose
,
CA 95134-1709
408-943-2600
Revised July 1, 2016
波形重构的方法比较
在使用电子测量仪器的时候,波形查看是最常用到的功能,那么波形的采集和重构一般是怎样实现呢?在采集方法上比较典型的两种仪器就是示波器和功率分析仪,今天小编就简单介绍一下瞬态、稳态测 ......
fish001 模拟与混合信号
找彩信外包
需要在arm9 下的彩信收发功能。 联系方式yuexianhanshu@yahoo.com...
lghui 嵌入式系统
09电子设计大赛专家预测题
本帖最后由 paulhyde 于 2014-9-15 08:55 编辑 09电子设计大赛专家预测题 ...
竹林中人 电子竞赛
通知通知~下载中心资源整理通知
{:1_108:}{:1_108:}{:1_108:} 通知通知~为了给大家良好的资源体验,管管会在未来的长期时间内对下载中心的资源进行整理,整理内容包括对违规以及过期的资源进行删除处理,对无描述或不准确进 ......
okhxyyo 为我们提建议&公告
沁恒USB PD等多快充协议受电芯片CH224评估 - 第二篇 电平配置方式测试和电池充电测试
CFG电平配置方式测试 根据CH224 spec,CFG1输入高电平时,CFG2/CFG3为任意电平时,输出都为5V。此项测试使用电平配置方式,使USB-C输出5V。 Test1:先连接CFG1为高电平,后 ......
oxygen_sh 国产芯片交流
大家帮忙分析下图中2个电阻的参数是怎么确定的?
请大家帮忙看下图中这2个电阻的阻值是怎么确定的,电磁铁负载是24V供电,80mA电流。 ...
zhandizhandi 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2315  215  603  2408  2312  47  5  13  49  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved