电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TATCA22.1184/16.665

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Technology Inc
下载文档 详细参数 全文预览

PT7V4050TATCA22.1184/16.665概述

PLL/Frequency Synthesis Circuit,

PT7V4050TATCA22.1184/16.665规格参数

参数名称属性值
包装说明DIP, DIP16,.3
Reach Compliance CodeUnknown
Is SamacsysN
Objectid106649243
模拟集成电路 - 其他类型PHASE LOCKED LOOP
标称供电电压 (Vsup)5 V
表面贴装NO
JESD-30 代码R-PDIP-T16
长度20.32 mm
宽度7.62 mm
功能数量1
最大供电电流 (Isup)60 mA
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
封装主体材料PLASTIC/EPOXY
封装等效代码DIP16,.3
封装形状RECTANGULAR
端子形式THROUGH-HOLE
端子节距2.54 mm
端子数量16
封装代码DIP
封装形式IN-LINE
端子位置DUAL
最高工作温度85 °C
最低工作温度-40 °C

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
同学们,ST关于i2c-e2prom的例子,修改以下几点就可以了
1.之前有同学说发现I2C_EE_BufferWrite执行后,总线就被拉低了,使得后来的start位发不出去这是因为每个I2C_EE_BufferWrite都是以I2C_EE_WaitEepromStandbyState结尾的,而这个函数里并未 ......
rabbit_007 stm32/stm8
TLV320 AIC23 audio ADC/DAC
TLV320 AIC23是TI公司的一款高性能立体声音频A/D,D/A放大电路。AIC23的模数转换和数模转换部件高度集成在芯片内部,采用了先进的过采样技术。AIC23的外部硬件接口分为模拟口和数字口。模拟口 ......
fish001 DSP 与 ARM 处理器
绝对编码器
请教一下绝对编码器的原理? ...
zhonghuadianzie PCB设计
wince下 sqlite 无法打开
我在vs2008上建个了wince的智能设备,在使用sqlite的时候出现字符转换问题。 bool MySQLite::sqlite_connect( TCHAR filename) { db=NULL; zErrMsg = 0; row = 0, colum ......
草履虫 嵌入式系统
这个头文件#include "grlib/grlib.h"在哪里能找到么?急求
#include "grlib/grlib.h"这个头文件在哪里能找到啊,急求急求!!! ...
shero亚南 微控制器 MCU
调2440板子时遇到的SDRAM写数据错误问题
新做了一块2440板子,在调的过程中遇到个问题: 1. 2440+128M SDRAM(挂在BANK6和BANK7) 2. 2440的SDRAM,向0x30000001,0x30000005,0x30000009 0x3000000d等地址写数据,再读出来,发现最高位始 ......
fengliubear 嵌入式系统

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 315  251  1904  1150  2077  7  6  39  24  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved