电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TACFA35.328/12.500

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Technology Inc
下载文档 详细参数 全文预览

PT7V4050TACFA35.328/12.500概述

PLL/Frequency Synthesis Circuit,

PT7V4050TACFA35.328/12.500规格参数

参数名称属性值
标称供电电压 (Vsup)5 V
表面贴装NO
模拟集成电路 - 其他类型PHASE LOCKED LOOP
JESD-30 代码R-PDIP-T16
长度20.32 mm
宽度7.62 mm
最大供电电流 (Isup)60 mA
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
功能数量1
封装主体材料PLASTIC/EPOXY
封装形状RECTANGULAR
封装形式IN-LINE
端子节距2.54 mm
端子位置DUAL
端子数量16
封装代码DIP
封装等效代码DIP16,.3
端子形式THROUGH-HOLE
最高工作温度70 °C
最低工作温度
Objectid106661462
包装说明DIP, DIP16,.3
Reach Compliance CodeUnknown
Is SamacsysN

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
关于PCB生产制作的7个可行性工艺详细分析
一、线路 1.最小线宽: 6mil (0.153mm)。也就是说如果小于6mil线宽将不能生产,(多层板内层线宽线距最小是8MIL)如果设计条件许可,设计越大越好,线宽起大,工厂越好生产,良率越高,一般 ......
随和的雏菊 PCB设计
关于内核对象?winobj
小生想知道内核对象都有什么样的区别,如使用Winobj看到的: Arcname, basenamedobjects, callback, device 这些里面的内核对象都有什么区别啊??要全面的,比较详细的!语言不限~~...
4219021 嵌入式系统
制程越来越小,才是芯片一直缺货的原因
转自:https://stor.zol.com.cn/769/7694090.html 5月7日,低调的蓝色巨头IBM宣布在芯片制造工艺上取得重大突破,据他们说,已经打造出全球首个2nm芯片制造技术,与7nm芯片相比,计算速 ......
dcexpert 聊聊、笑笑、闹闹
管理员进来 以感激为主题的发帖活动 开奖了?
RT~~~~~~~~~~~~~~~~ ...
glorys 聊聊、笑笑、闹闹
手机通讯
本帖最后由 paulhyde 于 2014-9-15 09:52 编辑 高频开关直流电源系统 ...
conquer85 电子竞赛
ATCAN90128单片机问题求助!!
我采用的是ICCAVR7.22进行编译,AVRStudio4.18进行调试,仿真器为JTAG_MKII 编写的程序不是很复杂,包括串口中断、AD中断和定时器中断在硬件仿真时出现问题 计算乘法时,计算数据错误,如下: ......
emyhx Microchip MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2533  528  491  2052  384  51  11  10  42  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved