电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GACHB35.328/12.500

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Technology Inc
下载文档 详细参数 全文预览

PT7V4050GACHB35.328/12.500概述

PLL/Frequency Synthesis Circuit,

PT7V4050GACHB35.328/12.500规格参数

参数名称属性值
Is SamacsysN
Objectid106671795
包装说明SON, SLCC16,.4,100
Reach Compliance CodeUnknown
模拟集成电路 - 其他类型PHASE LOCKED LOOP
标称供电电压 (Vsup)5 V
表面贴装YES
JESD-30 代码R-PDSO-N16
宽度10.16 mm
长度20.32 mm
座面最大高度4.15 mm
功能数量1
最大供电电流 (Isup)60 mA
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
端子节距2.54 mm
封装主体材料PLASTIC/EPOXY
封装形状RECTANGULAR
封装形式SMALL OUTLINE
端子形式NO LEAD
端子数量16
封装代码SON
封装等效代码SLCC16,.4,100
端子位置DUAL
最高工作温度70 °C
最低工作温度

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
mini2440开发板的原理图和封装库下载
如题: 27961...
绿茶 嵌入式系统
车载TP低功耗唤醒按键暗电流超标问题
各位大神,本人做车载TP的,最近一个项目拥有灭屏唤醒功能,设计中专门设计了低功耗按键实现这个功能,要求在低功耗状态下,这个按键线流过的电流不能超过0.5mA,但是目前检测实际已经超过0.5mA, ......
Arnorelax 汽车电子
ADS编译个简单程序出现个奇怪问题.
ADS下.make 貌似语法没有错.在百度上都不知道怎么问.只能上图啦...为什么会出现这个问题咧..很困惑啊..?请求高手帮助啊......
3108009356 ARM技术
求助:PADS从PCB转原理图
网上的一个朋友的问题,放在这里,希望大家多多帮忙: PADS如何从PCB转原理图? 之前只用过PROTEL,似乎没有遇见过类似的问题啊!...
soso PCB设计
89美金FPGA开发板
采用并行机制的FPGA,实施并行协作与并行控制算法,为柔性直流输电获得强大的控制器。同时,其硬件的可靠性,保证系统的可靠运行。:Mad::Mad::Mad:...
huiyanhuishi FPGA/CPLD
护眼灯靠谱吗?你会给上学的孩子买吗?
我们小时候用的几乎都是白炽灯,那时班里也没见几个戴眼镜的,现在学校里应该有一半的学生都戴眼镜了吧。听说有种护眼灯对防治近视有一定效果,可是看了一个微信说护眼灯产品里90%都不合格,又 ......
赵玉田 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1272  596  2604  213  2408  26  12  53  5  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved