电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RA545M000DG

产品描述LVPECL Output Clock Oscillator, 545MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530RA545M000DG概述

LVPECL Output Clock Oscillator, 545MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RA545M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率545 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
提议厂家再弄个LED灯DIY活动,但不要限于应急灯,而是让网友自由发挥,创意无限的。
发挥各位网友的创意,说不定那家LED生产厂家看中了,还可以在市场上大火。...
pa2792 DIY/开源硬件专区
几个开关电源EMI滤波器典型电路
介绍常用的几个开关电源EMI滤波器典型电路,开关电源为减小体积、降低成本,单片开关电源一般采用简易式单级EMI滤波器,典型电路图1所示。图(a)与图(b)中的电容器C能滤除串模干扰,区别 ......
qwqwqw2088 模拟与混合信号
熟悉430的做过无线电子作品的,有兴趣参加利尔达全国物联网应用设计大赛的 请进
不知道大家是否知道利尔达举办的 利尔达杯 首届全国物联网应用设计大赛? 具体大家可以看这个链接,奖品什么的还是很优厚的,而且还有挺丰富的开发板芯片等免费申请或者优惠价格购买的优惠 ......
辛昕 微控制器 MCU
同步与异步
同步逻辑和异步逻辑之间的区别:同步逻辑是时钟之间有固定的因果关系,异步逻辑是时钟之间没有固定的因果关系。异步电路主要是组合逻辑电路,用于产生地址译码、FIFO或者RAM的读写控制信号, ......
paradoxfx FPGA/CPLD
数码相机图像处理知识ABC
本帖最后由 jameswangsynnex 于 2015-3-3 19:58 编辑 上周参加慕尼黑电子展,本来是去了解富士通半导体公司推的视频安防方案技术(Milbeaut security),意外第一次知道他们家的Milbeaut图像处 ......
工工人 消费电子
嵌入式系统
此内容由EEWORLD论坛网6、逻辑电路基础 (1)根据电路是否具有存储功能,将逻辑电路划分为:组合逻辑电路和时序逻辑电路。(2)组合逻辑电路:电路在任一时刻的输出,仅取决于该时刻的 ......
jingcheng stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 84  2630  446  621  1616  48  7  9  16  44 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved