电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SA90M0000DGR

产品描述LVDS Output Clock Oscillator, 90MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530SA90M0000DGR概述

LVDS Output Clock Oscillator, 90MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SA90M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率90 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
在线等!PPC 在桌面右下角的工具栏图标问题???
如何响应PPC桌面右下角的工具栏键盘图标事件,或者如何在工具栏上加上自己的图标,加上图标后如何响应该图标的事件啊?? 请大家帮忙,万分感谢!!!...
bonjovi2003 嵌入式系统
【明星产品全攻略】TI史上最强音视频DSP—DM6467之SEED开发板全套资源
缘起:     TI推出了功能强大的DaVinci平台TMS320DM6467,集成ARM9和C64+DSP内核,性能比普通DaVinci处理器提升10倍。其内置高清视频协处理器(HD-VICP),支持1080P@30fps/1080i/720P@60 ......
EEW DSP 与 ARM 处理器
tim2 PWM波
tim2 PWM波我用的是3.5的库函数哦 本帖最后由 qingfenglinxia 于 2012-6-8 09:32 编辑 ]...
qingfenglinxia stm32/stm8
推荐一个嵌入式Linux驱动开发入门视频
推荐一个嵌入式Linux驱动开发入门视频 http://www.tudou.com/programs/view/hNl59pyEYv0/...
speakwiser Linux开发
新手请教~~~ 关于传感器与单片机接口问题
再做一个小项目,需要通过光电开关传感,与单片机连接,只是光电开关电压10--30V,单片机IO 2.6--5V,不知如何做这个电平转换电路或者限流电路? 光电开光是OC门输出,具体请见图:http:// ......
huanc 嵌入式系统
关于vs2005的wince5.0中文模拟器
我下了个wince5.0的中文模拟器,也按照网上的说法建立的vs2005与该模拟器的连接(已经显示连接成功),编译程序时,编译成功了,部署也成功了,但是 为什么会弹出无法启动程序\.exe的对话框呢, ......
kkhtkkht 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 295  1508  351  1974  1833  23  48  5  34  45 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved