电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NB1338M00DG

产品描述LVDS Output Clock Oscillator, 1338MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531NB1338M00DG概述

LVDS Output Clock Oscillator, 1338MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NB1338M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1338 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
CODE和DATA的使用及一些区别
想问下下面两段程序段有啥区别,功能应该是一样的,只是不知道有没有什么区别?还有就是什么情况下用数据段 “AREA |DATA|,DATA,READWRITE”,下面的是代码段CODE AREA |DATA|,CODE,READONLY ......
cyllouis 嵌入式系统
南华大学黄智伟 2011年D题LC谐振放大器获奖作品分析
本帖最后由 paulhyde 于 2014-9-15 03:00 编辑 南华大学黄智伟 2011年D题LC谐振放大器获奖作品分析 ...
黄智伟 电子竞赛
[求助]Easy ARM2200 使用D12模块 出现命令无法发送问题
我用Easy ARM2200 和 D12 连接做USB测试时候,为啥使用 outportd 函数向D12发送数据的时候,在D12的八位数据线上能够出现正确的值,但当我使用 outportc 函数发送命令的时候,在D12的八位数据线 ......
wangku001wei ARM技术
这是什么错误
Sat Oct 30, 2021 10:39:43: Failed to write chunk with size 128 at address 0x8000: SWIM PROG error : Error getting prog status 这个是什么错误 IAR STM8,烧入一个空的程序也报错 ...
zhang520 stm32/stm8
关于定时器的问题
我用定时器启动ad转换,我想问一下在ad中断服务子程序启动后,定时器是继续计数呢,还是等中断服务子程序结束了再开始计数? 初学者,谢谢各位老师!...
neckfully 模拟与混合信号
延时拍照
如何设计一个电路,低电平触发电路,若计时0.001s回到高电平,则不触发相机拍照,低电平持续0.001秒后延时0.004秒拍照。...
yjy1996 TI技术论坛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1659  2602  1066  2118  1007  8  55  37  40  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved