电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74LVC74APW,112

产品描述flip flops dual D F/F pos-edge
产品类别逻辑    逻辑   
文件大小134KB,共19页
制造商NXP(恩智浦)
官网地址https://www.nxp.com
标准
下载文档 详细参数 选型对比 全文预览

74LVC74APW,112概述

flip flops dual D F/F pos-edge

74LVC74APW,112规格参数

参数名称属性值
Brand NameNXP Semiconductor
是否Rohs认证符合
厂商名称NXP(恩智浦)
零件包装代码TSSOP
包装说明TSSOP, TSSOP14,.25
针数14
制造商包装代码SOT402-1
Reach Compliance Codecompliant
系列LVC/LCX/Z
JESD-30 代码R-PDSO-G14
JESD-609代码e4
长度5 mm
负载电容(CL)50 pF
逻辑集成电路类型D FLIP-FLOP
最大频率@ Nom-Sup120000000 Hz
最大I(ol)0.024 A
湿度敏感等级1
位数1
功能数量2
端子数量14
最高工作温度125 °C
最低工作温度-40 °C
输出极性COMPLEMENTARY
封装主体材料PLASTIC/EPOXY
封装代码TSSOP
封装等效代码TSSOP14,.25
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
包装方法TUBE
峰值回流温度(摄氏度)260
电源3.3 V
Prop。Delay @ Nom-Sup6.5 ns
传播延迟(tpd)7.5 ns
认证状态Not Qualified
座面最大高度1.1 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)1.2 V
标称供电电压 (Vsup)2.7 V
表面贴装YES
技术CMOS
温度等级AUTOMOTIVE
端子面层NICKEL PALLADIUM GOLD
端子形式GULL WING
端子节距0.65 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
触发器类型POSITIVE EDGE
宽度4.4 mm
最小 fmax120 MHz
Base Number Matches1

文档预览

下载PDF文档
74LVC74A
Dual D-type flip-flop with set and reset; positive-edge trigger
Rev. 7 — 20 November 2012
Product data sheet
1. General description
The 74LVC74A is a dual edge triggered D-type flip-flop with individual data (nD) inputs,
clock (nCP) inputs, set (nSD) and (nRD) inputs, and complementary nQ and nQ outputs.
The set and reset are asynchronous active LOW inputs and operate independently of the
clock input. Information on the data input is transferred to the nQ output on the
LOW-to-HIGH transition of the clock pulse. The nD inputs must be stable one set-up time
prior to the LOW-to-HIGH clock transition, for predictable operation.
Schmitt trigger action at all inputs makes the circuit highly tolerant of slower input rise and
fall times.
2. Features and benefits
5 V tolerant inputs for interlacing with 5 V logic
Wide supply voltage range from 1.2 V to 3.6 V
CMOS low power consumption
Direct interface with TTL levels
Complies with JEDEC standard:
JESD8-7A (1.65 V to 1.95 V)
JESD8-5A (2.3 V to 2.7 V)
JESD8-C/JESD36 (2.7 V to 3.6 V)
ESD protection:
HBM JESD22-A114F exceeds 2000 V
MM JESD22-A115-B exceeds 200 V
CDM JESD22-C101E exceeds 1000 V
Specified from
40 C
to +85
C
and
40 C
to +125
C

74LVC74APW,112相似产品对比

74LVC74APW,112 74LVC74AD,112 74LVC74ADB,118 74LVC74APW,118
描述 flip flops dual D F/F pos-edge flip flops dual D-type positive flip flops dual D-type positive flip flops dual D-type positive
Brand Name NXP Semiconductor NXP Semiconductor NXP Semiconductor NXP Semiconductor
是否Rohs认证 符合 符合 符合 符合
厂商名称 NXP(恩智浦) NXP(恩智浦) NXP(恩智浦) NXP(恩智浦)
零件包装代码 TSSOP SOIC SSOP1 TSSOP
包装说明 TSSOP, TSSOP14,.25 SOP, SOP14,.25 5.30 MM, PLASTIC, MO-150, SOT337-1, SSOP-14 4.40 MM, PLASTIC, MO-153, SOT402-1, TSSOP-14
针数 14 14 14 14
制造商包装代码 SOT402-1 SOT108-1 SOT337-1 SOT402-1
Reach Compliance Code compliant compliant compliant compliant
系列 LVC/LCX/Z LVC/LCX/Z LVC/LCX/Z LVC/LCX/Z
JESD-30 代码 R-PDSO-G14 R-PDSO-G14 R-PDSO-G14 R-PDSO-G14
JESD-609代码 e4 e4 e4 e4
长度 5 mm 8.65 mm 6.2 mm 5 mm
负载电容(CL) 50 pF 50 pF 50 pF 50 pF
逻辑集成电路类型 D FLIP-FLOP D FLIP-FLOP D FLIP-FLOP D FLIP-FLOP
最大频率@ Nom-Sup 120000000 Hz 120000000 Hz 120000000 Hz 120000000 Hz
最大I(ol) 0.024 A 0.024 A 0.024 A 0.024 A
湿度敏感等级 1 1 1 1
位数 1 1 1 1
功能数量 2 2 2 2
端子数量 14 14 14 14
最高工作温度 125 °C 125 °C 125 °C 125 °C
最低工作温度 -40 °C -40 °C -40 °C -40 °C
输出极性 COMPLEMENTARY COMPLEMENTARY COMPLEMENTARY COMPLEMENTARY
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 TSSOP SOP SSOP TSSOP
封装等效代码 TSSOP14,.25 SOP14,.25 SSOP14,.3 TSSOP14,.25
封装形状 RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE, THIN PROFILE, SHRINK PITCH SMALL OUTLINE SMALL OUTLINE, SHRINK PITCH SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
包装方法 TUBE TUBE TAPE AND REEL TAPE AND REEL
峰值回流温度(摄氏度) 260 260 260 260
电源 3.3 V 3.3 V 3.3 V 3.3 V
Prop。Delay @ Nom-Sup 6.5 ns 6.5 ns 6.5 ns 6.5 ns
传播延迟(tpd) 7.5 ns 7.5 ns 7.5 ns 7.5 ns
认证状态 Not Qualified Not Qualified Not Qualified Not Qualified
座面最大高度 1.1 mm 1.75 mm 2 mm 1.1 mm
最大供电电压 (Vsup) 3.6 V 3.6 V 3.6 V 3.6 V
最小供电电压 (Vsup) 1.2 V 1.2 V 1.2 V 1.2 V
标称供电电压 (Vsup) 2.7 V 2.7 V 2.7 V 2.7 V
表面贴装 YES YES YES YES
技术 CMOS CMOS CMOS CMOS
温度等级 AUTOMOTIVE AUTOMOTIVE AUTOMOTIVE AUTOMOTIVE
端子面层 NICKEL PALLADIUM GOLD NICKEL PALLADIUM GOLD NICKEL PALLADIUM GOLD Nickel/Palladium/Gold (Ni/Pd/Au)
端子形式 GULL WING GULL WING GULL WING GULL WING
端子节距 0.65 mm 1.27 mm 0.65 mm 0.65 mm
端子位置 DUAL DUAL DUAL DUAL
处于峰值回流温度下的最长时间 30 30 30 30
触发器类型 POSITIVE EDGE POSITIVE EDGE POSITIVE EDGE POSITIVE EDGE
宽度 4.4 mm 3.9 mm 5.3 mm 4.4 mm
最小 fmax 120 MHz 120 MHz 120 MHz 120 MHz
Base Number Matches 1 1 1 1
求讲解最下面一段每隔0.5s产生一个时钟周期的脉冲信号代码
module seg_led_static_top ( input sys_clk , // 系统时钟 input sys_rst_n, // 系统复位信号(低有效) output sel ......
chuzhaonan FPGA/CPLD
关于ccs3.3安装过程中出现的问题
如果要使ccs3.3能够运行,是不是还需要按装仿真驱动和补丁?我试着安了下,但是打开软件时弹出错误提示信息“Can't Initialize Target CPU: Error 0x80002240/-180 Fatal Error during: Initi ......
ttxs_2013 DSP 与 ARM 处理器
一种新型数字温度测量电路的设计及实现
用传统的水银或酒精温度计来测量温度,不仅测量时间长、读数不方便、而且功能单一,已经不能满足人们在数字化时代的要求。本文提出了一种新型的数字式温度测量电路的设计方案,该方案集成了温度测 ......
hufdis 测试/测量
ubuntu补丁
问题图片 ...
亮痕 嵌入式系统
wince sleep
大家好,请问:wince sleep时会广播什么消息!会向应用程序发消息吗?我想在应用程序里面来得到SLEEP的消息!谢谢了! ...
msy2009 嵌入式系统
鼓捣QEMU,可用于运行RT-Thread的仿真器
选择QEMU是因为QEMU开源、比较完备,支持的种类多,开发社区也活跃而用QEMU来调试一些东西也非常方便。如何编译最新版的QEMU(当前是0.14.0 rc1)下载QEMU 0.14.0 rc1版本后,如果是在linux下, ......
ffxz 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 393  850  279  1553  2056  5  15  38  39  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved