电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GACHA16.384/20.6208

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Semiconductor Corporation (Diodes Incorporated)
官网地址https://www.diodes.com/
下载文档 详细参数 全文预览

PT7V4050GACHA16.384/20.6208概述

PLL/Frequency Synthesis Circuit,

PT7V4050GACHA16.384/20.6208规格参数

参数名称属性值
Objectid113607538
包装说明,
Reach Compliance Codeunknown
ECCN代码EAR99

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
【找年气儿】嘿嘿,过年了!!
过年了,首先祝贺论坛的说有朋友们新年快乐,来年工作顺利,论坛越来越好 !接下来我用我的照片来展示下我们这里的年俗。。。可惜了破手机像素不行拍不出好照片,大家就将就下啊。。。 在大 ......
小小白 聊聊、笑笑、闹闹
【X-Nucleo深度评测】——先进行些概念性了解
X-NUCLEO-IDB04A1 是一款蓝牙低功耗的开发板,可直接插在STM32 Nucleo的开发板上,如图: 179638 呵呵,晚上手机拍的不清楚,干脆直接用文档资料中的这张了。不过L053R8的这款引脚比图上的多 ......
770781327 stm32/stm8
dsp EMIF接口
EMIF,全称是External Memory Interface,外部存储器接口,用于片外储存器扩展和外部数据接口的一种并行数据传输片上外设。它能与三种外部存储器无缝连接:同步突发静态存储器(SBSRAM),同步 ......
灞波儿奔 DSP 与 ARM 处理器
CDMA 1X连接的域名解析
GSM模块(华为的900c)有个AT指令,AT%DNSR可以把域名解析成IP地址。但是在CDMA(EM200)模块上面,却没有找到相类似的命令。CDMA是否有支持域名解析的命令呢?或者是要自己构建数据包发送到域 ......
011fmh 嵌入式系统
STM8的定时器时间把握不了
#include<iostm8s105c6.h> unsignedintt=0,tm=0;voidmain() { PC_DDR_DDR3=1; PC_CR1_C13=1; PC_CR2_C23=0; PC_ODR_ODR3=1;//接电机继电器,启动 TIM2_IER=0X00;//关中断 TIM2_EGR=0X01;/ ......
lckj686 stm32/stm8
LoRa硬件交流
有谁设计过SX1278的吗,交流下,目前功率19dBm ...
from1to5 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 790  1323  1744  679  2267  17  6  54  16  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved