电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

70V631S12BFI

产品描述Sram 256kx18 std-pwr 3.3V dual-port ram
产品类别半导体    其他集成电路(IC)   
文件大小198KB,共23页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 全文预览

70V631S12BFI在线购买

供应商 器件名称 价格 最低购买 库存  
70V631S12BFI - - 点击查看 点击购买

70V631S12BFI概述

Sram 256kx18 std-pwr 3.3V dual-port ram

文档预览

下载PDF文档
HIGH-SPEED 3.3V 256K x 18
ASYNCHRONOUS DUAL-PORT
STATIC RAM
IDT70V631S
Features
Functional Block Diagram
UB
L
LB
L
True Dual-Port memory cells which allow simultaneous
access of the same memory location
High-speed access
– Commercial: 10/12/15ns (max.)
– Industrial: 12ns (max.)
Dual chip enables allow for depth expansion without
external logic
IDT70V631 easily expands data bus width to 36 bits or
more using the Master/Slave select when cascading more
than one device
M/S = V
IH
for
BUSY
output flag on Master,
M/S = V
IL
for
BUSY
input on Slave
Busy and Interrupt Flags
On-chip port arbitration logic
Full on-chip hardware support of semaphore signaling
between ports
Fully asynchronous operation from either port
Separate byte controls for multiplexed bus and bus
matching compatibility
Supports JTAG features compliant to IEEE 1149.1
– Due to limited pin count, JTAG is not supported on the
128-pin TQFP package.
LVTTL-compatible, single 3.3V (±150mV) power supply for
core
LVTTL-compatible, selectable 3.3V (±150mV)/2.5V (±100mV)
power supply for I/Os and control signals on each port
Available in a 128-pin Thin Quad Flatpack, 208-ball fine
pitch Ball Grid Array, and 256-ball Ball Grid Array
Industrial temperature range (–40°C to +85°C) is available
for selected speeds
Green parts available, see ordering information
UB
R
LB
R
R/
W
L
B
E
0
L
B
E
1
L
B
E
1
R
B
E
0
R
R/
W
R
CE
0L
CE
1L
CE
0 R
CE
1 R
OE
L
Dout0-8_L
Dout9-17_L
Dout0-8_R
Dout9-17_R
OE
R
256K x 18
MEMORY
ARRAY
I/O
0L
- I/O
17L
Din_L
Din_R
I/O
0R
- I/O
17R
A
17L
A
0L
Address
Decoder
ADDR_L
ADDR_R
Address
Decoder
A
17R
A
0R
OE
L
CE
0L
CE
1L
R/W
L
BUSY
L
SEM
L
INT
L
ARBITRATION
INTERRUPT
SEMAPHORE
LOGIC
OE
R
CE
0 R
CE
1 R
R/W
R
BUSY
R
M/S
SEM
R
INT
R
TDI
TDO
JTAG
TMS
TCK
TRST
5622 drw 01
NOTES:
1.
BUSY
is an input as a Slave (M/S=V
IL
) and an output when it is a Master (M/S=V
IH
).
2.
BUSY
and
INT
are non-tri-state totem-pole outputs (push-pull).
OCTOBER 2013
DSC-5622/7
1
©2013 Integrated Device Technology, Inc.
如何在Multisim中把数据固化到eeprom中啊
如何在Multisim中把数据固化到eeprom中啊在线等,谢谢回答...
dowoo 嵌入式系统
给大家讲个冷笑话
给大家讲个冷笑话:昨天去朋友家玩,看到她家电脑上挂着四个qq,其中还有两个是空白没加一个好友的,但等级都是一个太阳以上的了,好奇之下我就问她干嘛要挂着两个没有好友的qq,吃饱撑的啊!她缓缓的 ......
dfssffzf 聊聊、笑笑、闹闹
PCB布线 技巧
本帖最后由 paulhyde 于 2014-9-15 09:25 编辑 ...
ytuglt 电子竞赛
wince下ui问题
刚接触wince,有两个wince的初级ui问题,望高手赐教: 1:如果mfc的标准控件满足不了我的要求,必须要自己实现满足自己要求的控件类吗? 大家在做项目的时候用的都是标准的控件吗? 2:如果 ......
edwinzhu 嵌入式系统
Verilog学习技巧
484136 ...
至芯科技FPGA大牛 FPGA/CPLD
分享:如何设计合适的电压采集电路!-道合顺大数据infinigo
电压的采集是我们进行电路设计常常用到的,具体的采集类型上又分为直流采集和交流采集,将源电压通过一系列的电路设计,最终通过AD(数模转换芯片或单片机内部AD)读入MCU,并执行相应的决策, ......
infinigo 电路观察室

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2828  1244  371  2855  1408  46  31  1  57  47 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved