电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

70T3509MS133BP

产品描述Sram 1024kx36 std-pwr 2.5V dual port ram
产品类别半导体    其他集成电路(IC)   
文件大小207KB,共23页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 选型对比 全文预览

70T3509MS133BP在线购买

供应商 器件名称 价格 最低购买 库存  
70T3509MS133BP - - 点击查看 点击购买

70T3509MS133BP概述

Sram 1024kx36 std-pwr 2.5V dual port ram

文档预览

下载PDF文档
HIGH-SPEED 2.5V
1024K x 36
IDT70T3509M
SYNCHRONOUS
DUAL-PORT STATIC RAM
WITH 3.3V OR 2.5V INTERFACE
Features:
True Dual-Port memory cells which allow simultaneous
access of the same memory location
High-speed data access
– Commercial: 4.2ns (133MHz)(max.)
– Industrial: 4.2ns (133MHz)(max.)
Selectable Pipelined or Flow-Through output mode
Counter enable and repeat features
Interrupt Flags
Full synchronous operation on both ports
– 7.5ns cycle time, 133MHz operation (9.5Gbps bandwidth)
– 1.5ns setup to clock and 0.5ns hold on all control, data, and
address inputs @ 133MHz
– Fast 4.2ns clock to data out
– Data input, address, byte enable and control registers
– Self-timed write allows fast cycle time
Separate byte controls for multiplexed bus and bus
matching compatibility
Dual Cycle Deselect (DCD) for Pipelined Output Mode
2.5V (±100mV) power supply for core
LVTTL compatible, selectable 3.3V (±150mV) or 2.5V
(±100mV) power supply for I/Os and control signals on
each port
Includes JTAG functionality
Available in a 256-pin Ball Grid Array (BGA)
Common BGA footprint provides design flexibility over
seven density generations (512K to 36M-bit)
Green parts available, see ordering information
BE
3R
Functional Block Diagram
BE
3L
BE
2L
BE
1L
BE
0L
BE
2R
BE
1R
BE
0R
FT/PIPE
L
1/0
0a 1a
a
0b 1b
b
0c 1c
c
0d 1d
d
1d 0d
d
1c 0c
c
1b 0b
b
1a 0a
a
1/0
FT/PIPE
R
R/W
L
R/W
R
(2)
(2)
CE
0L
CE
1L
1
0
1/0
B
W
0
L
B
W
1
L
B B B
WW W
2 3 3
L L R
B
W
2
R
B B
WW
1 0
R R
1
0
1/0
CE
0R
CE
1R
OE
L
OE
R
Dout0-8_L
Dout9-17_L
Dout18-26_L
Dout27-35_L
Dout0-8_R
Dout9-17_R
Dout18-26_R
Dout27-35_R
1d 0d 1c 0c 1b 0b 1a 0a
0a 1a 0b 1b 0c 1c 0d 1d
0/1
,
FT/PIPE
R
FT/PIPE
L
0/1
a b cd
dcba
1024K x 36
MEMORY
ARRAY
I/O
0L
- I/O
35L
Din_L
Din_R
I/O
0R
- I/O
35R
CLK
L
A
19L
A
0L
REPEAT
L
ADS
L
CNTEN
L
A
19R
CLK
R
,
Counter/
Address
Reg.
ADDR_L
ADDR_R
Counter/
Address
Reg.
A
0R
REPEAT
R
ADS
R
CNTEN
R
TDI
TCK
TMS
TRST
CE
0 L
CE1L
R/
W
L
INTERRUPT
LOGIC
R/
W
R
CE
0 R
CE1R
JTAG
TDO
INT
L
ZZ
L
(1)
INT
R
ZZ
CONTROL
LOGIC
ZZ
R
(1)
5682 drw 01
NOTE:
1. The sleep mode pin shuts off all dynamic inputs, except JTAG inputs, when asserted. All static inputs, i.e., PL/FTx and OPTx
and the sleep mode pins themselves (ZZx) are not affected during sleep mode.
2. See Truth Table I for Functionality.
JULY 2014
DSC 5682/9
1
©2014 Integrated Device Technology, Inc.

70T3509MS133BP相似产品对比

70T3509MS133BP 70T3509MS133BPGI
描述 Sram 1024kx36 std-pwr 2.5V dual port ram Sram 1024kx36 std-pwr 2.5V dual port ram
51 单片机中 REG 伪指令的意思
如题,有如下命令 OUTPUT REG P1.1...
HHH秋风HHH 嵌入式系统
分享几篇关于电源方面的博文给大家
别让我的电源变成“砖头” 221022 在今天的互联世界中,需要频繁的软件现场更新,以改进精确度、添加功能,甚至修补漏洞。如果你希望自己看不到这些更新,就一定会喜欢这个想法——不需要软 ......
eric_wang TI技术论坛
说说你的开发过程!
一直都想了解一些大家的开发过程: 1. 如果你要试用一块新的IC,你会怎样做呢? 找资料 - > 找例程 - > 移植 还是 找资料 - >自己编写代码 2. 做一个项目,你会先设计整个项目的 ......
zhaojun_xf 单片机
单片机外围电路之五《三极管》
三级管是一起数字键电路的基础,在数字电路中三极管一般工作在开关状态,所以,在这一贴里,我们将谈谈,三极管工作在开关状态的一些问题,至于放大电路的应用,这里就不在说明了。 本帖最后 ......
zhaojun_xf NXP MCU
Freescale iMX27 iMX515 Hardware Design
兼职【电子产品研发】【原理图】【PCB Layout设计】 Allegro pcb layout 兼职 本人现从事(嵌入式ARM)电子硬件设计开发工作。 现想利用业余时间 兼职 PCB Layout、电路原理图,或者代为设 ......
wotu0 嵌入式系统
发一本通俗易懂的 数字信号处理 教程
前段时间在看数字信号处理方面的资料,感觉这本教程讲得很不错, 避开了复杂的数据推导过程,讲解得非常通俗易懂。 现在把上传上来分享给大家,希望对在学习这一块的朋友有所帮助。 注: 如果 ......
foxpro2005 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 426  2478  1681  524  1548  9  50  34  11  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved