电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BC537M000DGR

产品描述LVDS Output Clock Oscillator, 537MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531BC537M000DGR概述

LVDS Output Clock Oscillator, 537MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BC537M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率537 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
年终总结-思维之茅塞顿开
眼看17年就要来临了,16年就这样波澜不起伏的过去了, 只能感概时间流逝的太快了。写这篇总结时特意去看了下去年写的总结,美好的愿景,貌似没实现多少,虽然很多事都尝试了,但是由于各 ......
wateras1 聊聊、笑笑、闹闹
Linux系统上语音采集是如何实现的?
哪位知道Linux系统上语音采集是如何实现的?急需这方面得资料,谢谢...
goodboy Linux开发
看了几篇关于Flash问题的联想
看了几篇关于内置Flash的帖子,想起设计中可能利用上,但有些疑点想咨询一下: 1、内置的Flash可以保存数据(但帖子中都描述是烧录的时候保存为Const),不知道是否可以在程序运行期间进行 ......
dxlzwl stm32/stm8
工作时选择北京、上海这样的大城市值不值
呆在北京到底好不好?这个问题我已经想过无数遍了,是在看着哥哥在家乡已经买了几套房、过着小老板的舒服生活之时,也是在看着弟弟工作在哪儿、房子就买在哪儿之时,还是在看着同学在家乡过着非 ......
向农 工作这点儿事
请教带宽200M的示波器想看433MHz射频信号
好奇想看看 我用带宽200M 4G采样的示波器看433MHz信号会衰减多少? 大概波形能描述下吗? ...
lidonglei1 无线连接
关于vxworks的嵌入式开发
目标机是mips,操作系统使用vxworks,host pc使用tornado开发环境,如何将一个文件从PC下载到目标机?请高手帮忙,谢谢...
zhouhb 实时操作系统RTOS

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 623  1577  1667  2757  903  58  53  40  47  44 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved