电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

5962R965193VXA

产品描述AND Gate, ACT Series, 4-Func, 2-Input, CMOS, CDFP14, CERAMIC, BOTTOM-BRAZED, DFP-14
产品类别逻辑    逻辑   
文件大小171KB,共7页
制造商Cobham Semiconductor Solutions
下载文档 详细参数 全文预览

5962R965193VXA概述

AND Gate, ACT Series, 4-Func, 2-Input, CMOS, CDFP14, CERAMIC, BOTTOM-BRAZED, DFP-14

5962R965193VXA规格参数

参数名称属性值
零件包装代码DFP
包装说明QFF,
针数14
Reach Compliance Codeunknow
系列ACT
JESD-30 代码R-CDFP-F14
JESD-609代码e0
逻辑集成电路类型AND GATE
功能数量4
输入次数2
端子数量14
最高工作温度125 °C
最低工作温度-55 °C
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码QFF
封装形状RECTANGULAR
封装形式FLATPACK
传播延迟(tpd)17 ns
认证状态Not Qualified
筛选级别MIL-PRF-38535 Class V
座面最大高度2.92 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)4.5 V
表面贴装YES
技术CMOS
温度等级MILITARY
端子面层TIN LEAD
端子形式FLAT
端子节距1.27 mm
端子位置DUAL
总剂量100k Rad(Si) V
宽度6.2865 mm
Base Number Matches1

文档预览

下载PDF文档
UT54ACTS08E
Radiation-Hardened
Quadruple 2-Input AND Gates
December 2006
www.aeroflex.com/radhard
FEATURES
• 0.6µm CRH CMOS Process
- Latchup immune
• High speed
• Low power consumption
• Wide operating power supply range of 3.0V to 5.5V
• Available QML Q or V processes
• 14-lead flatpack
PINOUT
14-Pin Flatpack
Top View
A1
B1
Y1
A2
B2
Y2
V
SS
OUTPUT
B
H
X
L
Y
H
L
L
1
2
3
4
5
6
7
14
13
12
11
10
9
8
V
DD
B4
A4
Y4
B3
A3
Y3
FUNCTION TABLE
INPUT
A
H
L
X
LOGIC DIAGRAM
LOGIC SYMBOL
A1
B1
A2
B2
A3
B3
A4
B4
(1)
(2)
(4)
(5)
(9)
(10)
(12)
(13)
(11)
&
(3)
(6)
(8)
Y1
Y2
Y3
Y4
A1
B1
A2
B2
A3
B3
A4
B4
Y4
Y3
Y1
Y2
Note:
1. Logic symbol in accordance with ANSI/IEEE standard 91-1984 and
IEC Publication 617-12.
DESCRIPTION
The UT54ACTS08E is a quadruple two-input AND gate. The
circuit performs the Boolean functions Y= A
B or
Y= A+B
in positive logic.
The devices are characterized over full military temperature
range of -55°C to +125°C.
1
FSMC接2片SRAM,初始化程序这么写对么?
Bank1_SRAM3和Bank1_SRAM4接 分别接1片25616-10T,请问初始化程序这么写对么? #define Bank1_SRAM3_ADDR ((u32)0x68000000) #define Bank1_SRAM4_ADDR ((u32)0x6C000000) p.FSMC ......
lee437 stm32/stm8
Linux_Kernel_中文版.pdf
目 录 LEGAL NOTICE....................................................................................................................................................5 前言........ ......
yuandayuan6999 单片机
各个电子城的放假时间
春节放假时间:北京中发/知春/新中发电子市场1月19日-2月1日放假,2月2日正常营业;深圳新亚洲电子商城1月19日-2月5日放假,2月6日正常营业;(陕西)西安国际电子商城 1月21日-2月3日放假,2月 ......
Cybrog 聊聊、笑笑、闹闹
ADC/DAC 清华
本帖最后由 dontium 于 2015-1-23 11:39 编辑 ADC/DAC 清华 ...
tonytong 模拟与混合信号
DC-DC电路类型分析
DC-DC电路类型分析 211363 211364 ...
qwqwqw2088 模拟与混合信号
hps DMA取数问题
想写一个驱动,hps 从FPGA 取数(FPGA存储一定数据的时候通知hps取数), 因为数据量比较大,想hps取数的时候用上DMA。就是这个DMA取数据的驱动不知道怎么写(头一次接触Linux),需要写各种寄 ......
陌路沙砾 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1430  1318  749  999  2247  12  8  31  22  55 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved