电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RC822M000DG

产品描述LVPECL Output Clock Oscillator, 822MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530RC822M000DG概述

LVPECL Output Clock Oscillator, 822MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RC822M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率822 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
MPC8280系统时钟
mpc8280系统时钟选择DEC有问题吗?DEC中断优先级很低,没有外部中断高,可以设置吗?...
wangling47 NXP MCU
【把玩LPC810 mini】关于systick的疑问
本帖最后由 johnrey 于 2015-7-15 21:56 编辑 前提条件: 1、systick属于arm0+ core的一部分 2、sleep 模式下,arm0+ core是down的 ​ 3、__WFI会进入至少sleep 模式 问题: 为什 ......
johnrey NXP MCU
晒晒俺那丑陋的 电子负载
晒晒俺那丑陋的 电子负载:) 1、正面图 134881 2、后面图: 那个散热片没有绝缘,所以就用ABS机过剪了,四角垫起来刚好:lol 134882 3、顶视图。 这个旧机壳非常好,拾来好 ......
dontium 微控制器 MCU
关于MSP430G2553的PWM输出问题
下面图片中的代码是让P1.2和P1.6输出PWM波形,但是不明白图片中红色圈出的话。意思是P1.2和P1.6都输出占空比为50%的PWM吗?能让P1.2和P1.6输出不同的百分占空比吗?{:1_146:} ...
crysislove 微控制器 MCU
请各位帮忙讲解一下这台静电消除机的原理
这台机器用于塑胶印刷机上作静电消除,台湾产的,控制板和可控硅坏了,IC和可控硅以及二极管都被打磨了。没弄过这个东东,搞不清它的原理,哪位熟悉的大侠帮忙讲解一下。 本帖最后由 ediy007 ......
ediy007 工业自动化与控制
微分电路
对方波进行微分没有出现想要的脉冲波,是怎么回事?还又用微分电路测方波的上升沿时间可行吗? ...
测控一哥 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1549  1073  2721  2276  2894  54  8  39  11  14 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved