电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

5962H9659301QXA

产品描述Bus Driver, ACT Series, 1-Func, 8-Bit, Inverted Output, CMOS, CDFP20, BOTTOM BRAZED, CERAMIC, FP-20
产品类别逻辑    逻辑   
文件大小229KB,共10页
制造商Cobham Semiconductor Solutions
下载文档 详细参数 全文预览

5962H9659301QXA概述

Bus Driver, ACT Series, 1-Func, 8-Bit, Inverted Output, CMOS, CDFP20, BOTTOM BRAZED, CERAMIC, FP-20

5962H9659301QXA规格参数

参数名称属性值
厂商名称Cobham Semiconductor Solutions
零件包装代码DFP
包装说明DFP,
针数20
Reach Compliance Codeunknown
ECCN代码3A001.A.1.A
其他特性WITH DUAL OUTPUT ENABLE
系列ACT
JESD-30 代码R-CDFP-F20
JESD-609代码e0
逻辑集成电路类型BUS DRIVER
位数8
功能数量1
端口数量2
端子数量20
最高工作温度125 °C
最低工作温度-55 °C
输出特性3-STATE
输出极性INVERTED
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码DFP
封装形状RECTANGULAR
封装形式FLATPACK
传播延迟(tpd)13 ns
认证状态Not Qualified
座面最大高度2.921 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级MILITARY
端子面层TIN LEAD
端子形式FLAT
端子节距1.27 mm
端子位置DUAL
总剂量1M Rad(Si) V
宽度6.9215 mm
Base Number Matches1

文档预览

下载PDF文档
Standard Products
UT54ACS540/UT54ACTS540
Octal Buffers & Line Drivers, Inverted Three-State Outputs
Datasheet
November 2010
www.aeroflex.com/logic
PINOUTS
FEATURES
Three-state outputs drive bus lines or buffer memory address
registers
1.2μ
CMOS
- Latchup immune
High speed
Low power consumption
Single 5 volt supply
Available QML Q or V processes
Flexible package
- 20-pin DIP
- 20-lead flatpack
UT54ACS540 - SMD 5962-96592
UT54ACTS540 - SMD 5962-96593
DESCRIPTION
The UT54ACS540 and the UT54ACTS540 are inverting octal
buffers and line drivers which improve the performance and
density of three-state memory address drivers, clock drivers, and
bus-oriented receivers and transmitters.
The devices are characterized over full military temperature
range of -55°C to +125°C.
FUNCTION TABLE
INPUTS
1G
L
L
H
X
2G
L
L
X
H
An
L
H
X
X
OUTPUT
Yn
H
L
Z
Z
1G
A1
A2
A3
A4
A5
A6
A7
A8
V
SS
20-Pin DIP
Top View
1G
A1
A2
A3
A4
A5
A6
A7
A8
V
SS
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
V
DD
2G
Y1
Y2
Y3
Y4
Y5
Y6
Y7
Y8
20-Lead Flatpack
Top View
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
V
DD
2G
Y1
Y2
Y3
Y4
Y5
Y6
Y7
Y8
LOGIC SYMBOL
1G
2G
(1)
(19)
&
EN
A1 (2)
(3)
A2
A3 (4)
(5)
A4
A5 (6)
A6 (7)
A7 (8)
A8 (9)
(18)
Y1
(17) Y2
(16) Y3
(15) Y4
(14)
(13)
(12)
(11)
Y5
Y6
Y7
Y8
1
Note:
1. Logic symbol in accordance with ANSI/IEEE Std 91-1984 and IEC
Publication 617-12.
结构体中 “ u8 Dat2 : 7; ”是个什么写法,这个什么意思?
看下面这个程序,其中“ u8 Dat2 : 7; ”是个什么写法,这个什么意思?结构体还能这么赋值咋滴? typedef struct { // u32 Dat : 23; // u32 S : 1; u8 Dat0; u8 Dat1; u8 ......
shijizai stm32/stm8
2015 TI 物联网大赛:小球探索者--EEWORLD大学堂
2015 TI 物联网大赛:小球探索者:https://training.eeworld.com.cn/course/2283中北大学团队作品:球形机器人具有球形的外壳,不仅可以在恶劣环境中保持球体的稳定与平衡,而且失态后能够很快 ......
chenyy 机器人开发
eeworld 团购活动TMP006芯片小测试资源
eeworld 团购活动TMP006芯片小测试资源 DIY之团购TMP006测试c程序 https://download.eeworld.com.cn/detail/%E8%93%9D%E9%9B%A8%E5%A4%9C/16941 DIY之团购TMP006测试h程序 https://downloa ......
蓝雨夜 模拟与混合信号
如何能快速申请样片:报10K
需要STM32F103ZE两片,能不能找到库存备货?...
hailangties stm32/stm8
有限状态机的建模与优化设计
530288 ...
至芯科技FPGA大牛 FPGA/CPLD
直流电源EMI滤波器的设计
1 设计原则——满足最大阻抗失配 插入损耗要尽可能增大,即尽可能增大信号反射。设电源输出阻抗和与之端接滤波器输人阻抗分别为ZO和ZI,根据信号传输理论,当ZO≠ZI时,在滤波器输入端口会发生 ......
404846547 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 328  2690  202  276  2127  55  46  33  53  9 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved