电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

362CLE8R2B7HLEROHS

产品描述Ceramic Capacitor, Multilayer, Ceramic, 3600V, 1.2195% +Tol, 1.2195% -Tol, NP0, -/+30ppm/Cel TC, 0.0000082uF, 4137,
产品类别无源元件    电容器   
文件大小159KB,共7页
制造商EXXELIA Group
标准
下载文档 详细参数 全文预览

362CLE8R2B7HLEROHS概述

Ceramic Capacitor, Multilayer, Ceramic, 3600V, 1.2195% +Tol, 1.2195% -Tol, NP0, -/+30ppm/Cel TC, 0.0000082uF, 4137,

362CLE8R2B7HLEROHS规格参数

参数名称属性值
介电材料CERAMIC
负容差1.2195%
额定(直流)电压(URdc)3600 V
尺寸代码4137
电容0.0000082 µF
电容器类型CERAMIC CAPACITOR
多层Yes
正容差1.2195%
温度特性代码NP0
高度4.5 mm
长度10.5 mm
宽度9.5 mm
端子数量2
封装形式Axial
包装方法TR
最高工作温度125 °C
最低工作温度-55 °C
系列CLE(LEADED)
温度系数30ppm/Cel ppm/°C
是否Rohs认证Yes
包装说明, 4137
Reach Compliance Codecompliant
ECCN代码EAR99
Is SamacsysN
YTEOL0
Objectid837111184

文档预览

下载PDF文档
CLE Series
RF Power Capacitors, Ultra Stability
D
ESCRIPTION
Low ESR/ESL
NP0 Porcelain Capacitors
Excellent characteristics in current, voltage
and power with high Q factor
A
PPLICATIONS
RF Power Amplifiers
Industrial (Plasma Chamber)
Medical (MRI Coils)
C
IRCUIT APPLICATIONS
DC Blocking
Matching Networks
Tuning and Coupling
I. E
LECTRICAL SPECIFICATIONS
Parameter
Capacitance
Tolerances
Working Voltage (WVDC)
Temperature Coefficient
Insulation Resistance
Dielectric Withstanding
(test voltage applied for 5 seconds)
Aging
Piezo Effects
Value
1 to 10'000 pF
B, C, D below 10 pF
F, G, J, K, M above 10 pF
see Capacitance Value chart
0 +/-30ppm/° -55° to +125°
C,
C
C
5
C
10 MΩ min @ 25° at rated WVDC
4
10 MΩ min @ 125° at rated WVDC
C
2.0 x WVDC for WVDC
500V
1.5 x WVDC for 500V < WVDC
2’500V
1.3 x WVDC for WVDC > 2’500V
none
none
II. M
ECHANICAL SPECIFICATIONS
Parameter
Case Size
Value
E
Comment
4040
NB:
- all the terminations are backward compatible and lead-free.
- the non-magnetic terminations are all Magnetism-free Rated.
MR
certified®
ITAR
Free
®
1
CLE.doc - Ed.30
TEMEX CERAMICS reserves the right to modify herein specifications and information at any time when necessary to provide optimum performance and cost.
0
0...
strongli2008 嵌入式系统
CPLD一逻辑关系求助,请帮忙
最近做一款电机驱动板,用到CPLD—EPM3032,由于之前没接触过这个领域,固在maxplus平台下用图形输入法去写程序,现有一个逻辑关系不会处理,请各位帮忙(尽量用图形输入法,VHDL看不懂,正在学 ......
allenwang6392 FPGA/CPLD
四路双管正激串并联输出方式在磁悬浮列车DC—DC转换器的应用
随着我国的磁悬浮列车由实验向产业化发展,其主电路的供电电压由以前的DC:750V向更高电压DC:1500V迈进。高压供电虽然解决了输电线路的铜损问题,但也带来了后级DC—DC变换器的功率器件承受高 ......
simamy 电源技术
TI公司三大系列DSP内部结构之比较
1 TMSC2000系列 C2000系列DSP是TI公司TMS320 DSP的3大系列之一。其包括16位C24xx和32位C28xx定点DSP。是基于320C2XLP核,4级流水线结构,采用改进的哈佛结构,工作在40MHz,具有JTAG仿真 ......
Jacktang DSP 与 ARM 处理器
这个不错 可以试试看
600271 600273 600272 600270 ...
btty038 无线连接
STM32核心板供电问题
兄弟我做了一个STM32F10XVB的核心小板,包含CPU、晶体、电容、复位,100个管脚用了4个2X13的接插件引出,有个疑问: 将5个VDD接到一块,使用一个脚引出供电?还是使用5个脚供电?5个脚存在 ......
cinderella_lh stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2495  1585  2286  1518  921  45  13  10  29  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved