电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

361-1-064-1-F-RT0

产品描述Board Connector, 64 Contact(s), 2 Row(s), Male, Straight, 0.05 inch Pitch, Surface Mount Terminal, Locking
产品类别连接器    连接器   
文件大小1MB,共1页
制造商MPE-Garry GmbH
下载文档 详细参数 全文预览

361-1-064-1-F-RT0概述

Board Connector, 64 Contact(s), 2 Row(s), Male, Straight, 0.05 inch Pitch, Surface Mount Terminal, Locking

361-1-064-1-F-RT0规格参数

参数名称属性值
连接器类型BOARD CONNECTOR
联系完成配合AU
绝缘体材料POLYETHYLENE
安装方式STRAIGHT
安装类型BOARD
触点总数64
触点性别MALE
PCB行数2
装载的行数2
额定电流(信号)1 A
端子节距1.27 mm
滤波功能NO
极化密钥POLARIZED HOUSING
介电耐压424VAC V
最高工作温度105 °C
最低工作温度-40 °C
参考标准UL
Reach Compliance Codecompliant
Country Of OriginMainland China
ECCN代码EAR99
Is SamacsysN
YTEOL9.4
Objectid308994636
混合触点NO
安装选项1LOCKING
连接器数ONE
PCB接触模式RECTANGULAR
端接类型SURFACE MOUNT
板上安装选件PEG
插接触点节距0.05 inch
匹配触点行间距0.05 inch
PCB触点行间距4.0386 mm
触点材料COPPER ALLOY
触点模式RECTANGULAR
触点样式SQ PIN-SKT
主体宽度0.188 inch
主体深度0.19 inch
主体长度1.661 inch

文档预览

下载PDF文档
Pin Header SMD Shrouded 1,27 mm
Rated current
1,0 A
Rated voltage
100 V
RMS
/ V
DC
Withstand voltage
300 V
RMS
for one minute
Material contact
Copper alloy
Material insulator
High temp. thermoplast UL94V-0
Operating temperature -40°C to +105°C
Max. processing temper. 260°C for 10 seconds
All dimensions in mm.
Series
361
pitch
termination
contact
size
1,27
MPE-Garry GmbH • Schäfflerstraße 13 • 87629 Füssen • Germany • Phone: +49 (0) 83 62 / 91 56-0 • Fax: +49 (0) 83 62 / 91 56-500 • Email: vk@mpe-connector.de • www.mpe-connector.de
Variation
1,27 x (n/2) + 1,55
1,27 x (n/2)
PCB Layout
050 / 100
max.
pincount
0,40
Product
group
3
1,27
2,80
1,27 x (n/2 -1)
0,74
3,43
1,27
1,91
4,78
2,51
0,40
4,25
Ø 1,00
2,92
1,27 x (n/2 -2)
1,27 x (n/2 -2)
1,27 x (n/2) + 2,91
1,27 x (n/2)
3,43
4,78
1,54
Ø 0,80
5,84
1,27
2,80
1,27 x (n/2 -1)
0,74
1,27
1,91
2,92
2,51
0,40
4,25
Ø 1,20
1,27 x (n/2) +1,83
2,40
0,25
5,84
1,27 x (n/2) +1,83
1,27 x (n/2)
3,43
5,08
1,27
1,27
2,80
1,27 x (n/2 -1)
5,08
0,40
3,20
1,27
1,27 x (n/2 -1)
0,74
3,05
Ø 1,00
1,54
Ø 0,80
1,27 x (n/2 -2)
2,51
2,92
1,27 x (n/2 -2)
5,84
Plating contact (T,F,S)
Positioning peg (0,1)
Positioning peg:
0 = Without peg
1 = With peg
www.mpe-connector.de
Order code:
Mating series
see page
4-5
4-7
4-8
4-9
361-?-???-?-?-R??
187 185 349 200 204 208
4-10 4-11
CS140211_V2
* No. of contacts:
Variation 1 = 018 - 100
Variation 2 = 018 - 100
Variation 3 = 010 - 050
Cap:
0 = Without cap
1 = With cap
Packaging (R,T)
Cap (0,1)
No. of contacts *
(010,... - 100)
Variation (1,2,3)
Plating:
Packaging:
T = Sn
R = Reel
F = Au
T = Tube
S = Selective Au
6,84
2,16
3
6,84
1,27 x (n/2 -1)
2
6,84
1,27 x (n/2 -1)
1
3-23
芯片手册中Set Field Margin Level Command,这句怎么理解?
如题,在flash读写方面的设置这句话不知啥意识,请大家帮忙,谢谢...
lshyu5 嵌入式系统
帮我同学顶一下
大家都来顶一下 谢谢拉! ...
wenchuenyi000 单片机
请教:多路音频采集设计方案
现要做一套硬件,实现8路音频采集,采集后通过硬件上网络接口实时传输(与PC机),有人能提供技术支持吗?(选择哪些芯片?8路采集数据怎么管理、区分?一般DSP芯片不具备网络通信接口,怎么扩 ......
yuanwai001 DSP 与 ARM 处理器
Altera系列FPGA芯片IP核详解 .pdf
Altera系列FPGA芯片IP核详解 .pdf ...
zxopenljx FPGA/CPLD
一个关于延迟检测的问题
以下的代码,老是通不过编译,显示的错误是:Error (10822): HDL error at test17.vhd(384): couldn't implement registers for assignments on this clock edge 这段代码的主要意思是当speed2 ......
dandanzhou FPGA/CPLD
【Xilinx 设计问答】控制XST插入BUFFER的方法?
答:1.用BUFFER_TYPE的约束。具体使用方法XST USER GUIDE. 2.手动插入BUFG,然后设置允许使用BUFG的数量,那么手动插入的BUFG将拥有高优先级而先占用BUFG。 ...
eeleader FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2789  2183  973  1643  1903  50  41  1  31  56 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved