电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TACHB12.624/16.665

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Diodes Incorporated
下载文档 详细参数 全文预览

PT7V4050TACHB12.624/16.665概述

PLL/Frequency Synthesis Circuit,

PT7V4050TACHB12.624/16.665规格参数

参数名称属性值
包装说明,
Reach Compliance Codecompliant
ECCN代码EAR99
Is SamacsysN
YTEOL0
Objectid4000525779
模拟集成电路 - 其他类型PLL FREQUENCY SYNTHESIZER
标称供电电压 (Vsup)5 V
表面贴装NO
JESD-30 代码R-PDIP-T16
长度20.32 mm
宽度7.62 mm
功能数量1
最大供电电流 (Isup)60 mA
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
封装代码DIP
封装形状RECTANGULAR
封装形式IN-LINE
端子节距2.54 mm
端子位置DUAL
端子数量16
封装等效代码DIP16,.3
端子形式THROUGH-HOLE
封装主体材料PLASTIC/EPOXY
最高工作温度70 °C
最低工作温度

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2

推荐资源

全局变量TimingDelay必须定义为volatile?
为什么呢? 初始化相关模块: SysTick_SetReload(9000); // 设定SysTick达到1ms计数结束 SysTick_ITConfig(ENABLE); // 使能SysTick中断 中断处理: void SysTickHandler (void) { ......
tang_lixin stm32/stm8
unresolved external symbol __imp__KeStallExecutionProcessor@4
我用了KeStallExecutionProcessor(50),编译不通过,说是unresolved external symbol __imp__KeStallExecutionProcessor@4,我查了下这个函数是在ntddk.h中定义的,可是我把这个头文件已经加进去 ......
simon.ou 嵌入式系统
AltiumDesigner高级覆铜布线规则
资料介绍了如何在AD中设置rule,实现在同一张PCB中不同的覆铜布线规则,非常实用详细的介绍。...
wstt PCB设计
哪位高手在ce平台下用gdal打开过tiff格式的图象,本人学习,请指导(有vc6 下打开图象的代码)
哪位高手在ce平台下用gdal打开过tiff格式的图象,本人学习,请指导 qq 412925762 msn djliu221@163.com...
huibin 嵌入式系统
EEWORLD大学堂----TI C2000无锡研讨会 - IPD解决方案介绍
TI C2000无锡研讨会 - IPD解决方案介绍:https://training.eeworld.com.cn/course/189...
dongcuipin 聊聊、笑笑、闹闹
温湿度传感器HTS221封装代码和数据手册
数据手册: 384245 代码: 384247 封装: 384244 384246 官方评估板gerber文件: 384243 ...
littleshrimp MEMS传感器

热门文章更多

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1414  2528  142  1801  716  29  51  3  37  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved