电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NA1227M00DG

产品描述LVDS Output Clock Oscillator, 1227MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531NA1227M00DG概述

LVDS Output Clock Oscillator, 1227MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NA1227M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1227 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
集成电路基础知识
++ 集成电路 ++    自本世纪初,真空电子管发明后,至今电子器件至今已经历了五代的发展过程。集成电路(IC)的诞生,使电子技术出现了划时代的革命,它是现代电子技术和计算机发展的基础, ......
zdr 嵌入式系统
linux 下3g驱动的问题~!!!!
最近在调linux下3g的驱动。 查了些资料,感觉大体步骤如下: 1:内核配置,驱动起usb-serial,ppp,gsm等 2:用modeswitch,把usb转成串口 3:用ppp拨号 有没有做过的朋友,出来 ......
agoodog Linux开发
nec杯结果什么时候出?
本帖最后由 paulhyde 于 2014-9-15 09:19 编辑 谁知道nec杯什么时候出结果,很想知道今年是哪个学校摘得桂冠哦 ...
yang_xian521 电子竞赛
EEWORLD大学堂----Atmel|SMART 基于Cortex M0+核的MCU
Atmel|SMART 基于Cortex M0+核的MCU:https://training.eeworld.com.cn/course/76基于Atmel|SMART SAM D ARM Cortex-M0+ 的微控制器 (MCU) 系列凝聚了Atmel在嵌入式闪存微控制器技术方面数十年 ......
dongcuipin 聊聊、笑笑、闹闹
元件资料(全部为中文资料)
本帖最后由 paulhyde 于 2014-9-15 03:23 编辑 呵呵,分享分享 本帖最后由 open82977352 于 2010-1-10 13:25 编辑 ] ...
xiaoxiaoha 电子竞赛
RF System DesignGuide
600362 ...
btty038 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2054  2604  1070  2437  1275  29  38  51  4  52 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved