电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SA887M000DGR

产品描述LVDS Output Clock Oscillator, 887MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530SA887M000DGR概述

LVDS Output Clock Oscillator, 887MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SA887M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率887 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
电源动态响应测试,到底怎样的波形算合格?
动态响应一般是指控制系统在典型输入信号的作用下,其输出量从初始状态到最终状态的响应。对某一环节(系统)加入单位阶跃输入x(t)时,其响应y(t)开始逐渐上升,直到稳定在某一定值上为止。响应 ......
木犯001号 电源技术
哪位大神有IPM驱动模块的原理图呀,求分享!万分感谢!
哪位大神有IPM驱动模块的原理图呀,求分享!万分感谢! ...
1540260972 电源技术
求帮助设计一个关于电梯运行的控制电路
一个四层楼的建筑,两个电梯:电梯1和电梯2要求:1,当处于某层的一个人按动“呼叫”命令时,距离他较近的电梯到来; 2,如果两个电梯和这个人距离一样,则“电梯1”到来 3,设计包括电 ......
jincheng520 FPGA/CPLD
为何不同的IDE需要不同的启动文件?
如题,keil和TrueStudio的启动文件就不同(startup_stm32f10x_hd.s) ...
vincent.liu stm32/stm8
急盼回复,跪地求助:如何将程序写入MSP430F11XX
各位大虾,以前我一直在做51系列,最近接下一个用430开发得项目,研究几天书,始终不理解如何将程序写入单片机。 拙见,愚问如下: 1.用网上流行得TI的FET(就是244缓冲器组合逻辑电路) ......
jackedison 微控制器 MCU
高阻值电阻分压 然后跟随电压不对
今天搭建了一个电阻 20M欧姆电阻接3V,然后50M欧姆电阻接地分压,然后电压跟随输出到单片机,运放用的常用LMV358,但是 今天测量发现分压的电压市2.14V,但是跟随输出电压不对了 请问是什 ......
anji85 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1744  1765  2252  1214  2628  31  24  13  23  21 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved