电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

Si4112G-BM

产品描述TELECOM, CELLULAR, RF AND BASEBAND CIRCUIT, PDSO24
产品类别热门应用    无线/射频/通信   
文件大小462KB,共32页
制造商ETC
下载文档 详细参数 全文预览

Si4112G-BM概述

TELECOM, CELLULAR, RF AND BASEBAND CIRCUIT, PDSO24

Si4112G-BM规格参数

参数名称属性值
功能数量1
端子数量24
最大工作温度85 Cel
最小工作温度-20 Cel
额定供电电压3 V
加工封装描述TSSOP-24
状态DISCONTINUED
包装形状矩形的
包装尺寸SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
表面贴装Yes
端子形式GULL WING
端子间距0.6500 mm
端子位置
包装材料塑料/环氧树脂
温度等级其他
通信类型射频和基带电路

文档预览

下载PDF文档
Si41 33G
Si412 3G/22G/13G/12G
D
U A L
-B
A N D
R F S
Y N T H E S I Z E R
W
I T H
I
N T E G R A T E D
V C O
S
F
OR
GSM
AND
GPRS W
IRELESS
C
OMMUNICATIONS
Features
"
"
RF1: 900 MHz to 1.8 GHz
RF2: 750 MHz to 1.5 GHz
IF: 500 MHz to 1000 MHz
!
!
!
!
!
!
IF Synthesizer
"
Integrated VCOs, Loop Filters,
!
!
Varactors, and Resonators
Minimal External Components
Required
Applications
Pin Assignments
!
GSM, DCS1800, and PCS1900
Cellular Telephones
!
!
GPRS Data Terminals
HSCSD Data Terminals
S C LK
S D ATA
S
i4
1
!
Description
The Si4133G is a monolithic integrated circuit that performs both IF and
dual-band RF synthesis for GSM and GPRS wireless communications
applications. The Si4133G includes three VCOs, loop filters, reference and
VCO dividers, and phase detectors. Divider and power down settings are
programmable through a three-wire serial interface.
33
G
-B
T
!
Dual-Band RF Synthesizers
!
Fast Settling Time: 140
µs
Low Phase Noise
Programmable Power Down Modes
1 µA Standby Current
18 mA Typical Supply Current
2.7 V to 3.6 V Operation
Packages: 24-Pin TSSOP and
28-Pin MLP
Ordering Information:
See page 28.
Si4133G-BT
1
2
3
4
5
6
7
8
9
10
11
12
24
23
22
21
20
19
18
17
16
15
14
13
SENB
VDDI
IF O U T
GNDI
IF L B
IF L A
GNDD
VDDD
GNDD
X IN
PW DNB
AUXOUT
GNDR
R FL D
R FL C
GNDR
R FL B
Functional Block Diagram
R efe re nce
A m p lifier
P ow er
D ow n
C ontrol
R FL A
GNDR
GNDR
X IN
÷
65
P hase
D etector
R F1
R FL A
R FL B
R FO U T
VDDR
P W DN B
÷
N
R FO U T
S DA TA
S CL K
S EN B
SDATA
IFOUT
23
GNDR
SENB
SCLK
R FL D
R F2
22-b it
D ata
R egister
÷
N
GNDR
1
2
3
4
5
6
7
28
27
26
25
24
22
21
20
19
18
17
16
15
GNDI
VDD I
S erial
Interfa ce
P hase
D etector
R FL C
Si4133G-BM
GNDI
IF L B
IF L A
GNDD
VDDD
GNDD
X IN
A UX O U T
Test
Mux
P hase
D etector
IF
IFO UT
R FLD
R FLC
÷
N
IFL A
IFL B
GNDR
R FLB
R FLA
GNDR
8
9
10
11
12
13
14
RFOU T
AUX OU T
GNDR
GNDR
VDDR
PW DNB
Patents pending
Rev. 1.1 4/01
Copyright © 2001 by Silicon Laboratories
Si4133G-DS11
GNDD

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2016  1070  2561  307  54  41  22  52  7  2 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved