电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

CY74FCT162646ATPVC

产品描述16-Bit Bus Transceivers and Registers with 3-State Outputs 56-SSOP -40 to 85
产品类别逻辑    逻辑   
文件大小1MB,共23页
制造商Texas Instruments(德州仪器)
官网地址http://www.ti.com.cn/
标准
敬请期待 详细参数

CY74FCT162646ATPVC在线购买

供应商 器件名称 价格 最低购买 库存  
CY74FCT162646ATPVC - - 点击查看 点击购买

CY74FCT162646ATPVC概述

16-Bit Bus Transceivers and Registers with 3-State Outputs 56-SSOP -40 to 85

CY74FCT162646ATPVC规格参数

参数名称属性值
Brand NameTexas Instruments
是否无铅不含铅
是否Rohs认证符合
厂商名称Texas Instruments(德州仪器)
零件包装代码SSOP
包装说明SSOP, SSOP56,.4
针数56
Reach Compliance Codecompli
ECCN代码EAR99
Factory Lead Time1 week
控制类型INDEPENDENT CONTROL
计数方向BIDIRECTIONAL
系列FCT
JESD-30 代码R-PDSO-G56
JESD-609代码e4
长度18.415 mm
逻辑集成电路类型REGISTERED BUS TRANSCEIVER
最大I(ol)0.024 A
湿度敏感等级1
位数8
功能数量2
端口数量2
端子数量56
最高工作温度85 °C
最低工作温度-40 °C
输出特性3-STATE WITH SERIES RESISTOR
输出极性TRUE
封装主体材料PLASTIC/EPOXY
封装代码SSOP
封装等效代码SSOP56,.4
封装形状RECTANGULAR
封装形式SMALL OUTLINE, SHRINK PITCH
包装方法TUBE
峰值回流温度(摄氏度)260
电源5 V
最大电源电流(ICC)0.5 mA
Prop。Delay @ Nom-Su6.3 ns
传播延迟(tpd)6.3 ns
认证状态Not Qualified
施密特触发器N
座面最大高度2.79 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Nickel/Palladium/Gold (Ni/Pd/Au)
端子形式GULL WING
端子节距0.635 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
翻译N/A
触发器类型POSITIVE EDGE
宽度7.49 mm
单车改装系列:按钮
[i=s] 本帖最后由 dcexpert 于 2021-10-13 12:56 编辑 [/i]要进行控制,就需要选择合适的按钮。一般按钮有两种:自锁和复位。自锁型按钮适合灯,按下就接通,再按一下就断开;复位型用于喇叭,按下接通,松开断开。按钮的型号很多,综合考虑了安装方便、视觉效果、防水等因素,最后选择了金属带指示灯的型号。这种按钮带有LED指示灯,接通时可以显示,有多种颜色,晚上效果特别好。下面...
dcexpert DIY/开源硬件专区
全志 V85开发板 RTOS平台cache操作接口介绍
## 1.主题全志 F系列/R系列/V系列 RTOS平台cache操作接口介绍## 2.问题背景全志F系列/R系列/V系列所采用的RTOS,提供了一些关于 Cache 操作的接口,用于当不同 master 在内存上读写传递时使用,以下是 Cache 操作接口的使用介绍。* **hal_dcache_clean**函数原型:void hal_dcache_clean(unsigned long ad...
aleksib 国产芯片交流
如何使用Type C进行电力共享?给你三种方法
方法 1[align=left][font=微软雅黑][color=#0000ff][size=16px]一种显而易见的电力共享方法是限制每个端口的功率,从而确保输出的总功率不超过输入功率。但在这种情况下,由于功率被平均分配到各个端口中,插入系统的任何器件都无法充分利用可用的输入功率。[/size][/color][/font][/align][align=left][font=微软雅黑][col...
maylove 模拟与混合信号
初学FPGA (4)不完整条件语句与时序电路(EEFPGA学习计划)
……BEGINIF CLK’EVENT AND CLK=’1’THEN Q1=D;END IF;不完整的条件语句:即在条件语句中,没有将所有可能发生的情况给出对应的处理方式。对于这种现象,VHDL综合器理解为:对于不满足的条件,跳过Q1=D不执行,但是需要保持前一次时钟上升沿时Q1被更新的值。对于数字电路来说,保持一个值不变,就需要用到具有存储功能的元件,即引进时序元件保持Q1的值。利用不完整的条...
zl_felix EE_FPGA学习乐园
欢迎fengzhang2002、ddllxxrr成为“电子购物体验”专区斑竹
:victory:其他爱淘的朋友们 期待你们的加入哦~~...
soso 淘e淘
嵌入式GSM短信息接口的软硬件设计
[b]引 言[/b]  SMS(Short Message Service)短信息服务是GSM(Global System for Mobile Communication)系统中提供的一种GSM终端(手机)之间,通过服务中心(Service Center)进行文本信息收发的应用服务,其中服务中心完成信息的存储和转发功能。短信息服务作为GSM网络的一种基本业务,已得到越来越多的系统运营商和系统开发...
songbo 嵌入式系统

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 2  75  787  1158  1674 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved