电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

707288L20PFI

产品描述TQFP-100, Tray
产品类别存储    存储   
文件大小137KB,共16页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

707288L20PFI概述

TQFP-100, Tray

707288L20PFI规格参数

参数名称属性值
Brand NameIntegrated Device Technology
是否无铅含铅
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
零件包装代码TQFP
包装说明QFP, QFP100,.63SQ,20
针数100
制造商包装代码PN100
Reach Compliance Codenot_compliant
最长访问时间20 ns
I/O 类型COMMON
JESD-30 代码S-PQFP-G100
JESD-609代码e0
内存密度1048576 bit
内存集成电路类型DUAL-PORT SRAM
内存宽度16
湿度敏感等级3
功能数量1
端口数量2
端子数量100
字数65536 words
字数代码64000
工作模式ASYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织64KX16
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码QFP
封装等效代码QFP100,.63SQ,20
封装形状SQUARE
封装形式FLATPACK
并行/串行PARALLEL
峰值回流温度(摄氏度)225
电源5 V
认证状态Not Qualified
最大待机电流0.01 A
最小待机电流4.5 V
最大压摆率0.32 mA
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Tin/Lead (Sn85Pb15)
端子形式GULL WING
端子节距0.5 mm
端子位置QUAD
处于峰值回流温度下的最长时间NOT SPECIFIED
Base Number Matches1

文档预览

下载PDF文档
HIGH-SPEED
64K x 16 BANK-SWITCHABLE
DUAL-PORTED SRAM WITH
EXTERNAL BANK SELECTS
x
IDT707288S/L
Features
64K x 16 Bank-Switchable Dual-Ported SRAM Architecture
– Four independent 16K x 16 banks
– 1 Megabit of memory on chip
Fast asynchronous address-to-data access time: 15ns
User-controlled input pins included for bank selects
Independent port controls with asynchronous address &
data busses
Four 16-bit mailboxes available to each port for inter-
x
x
x
x
x
x
x
x
processor communications; interrupt option
Interrupt flags with programmable masking
Dual Chip Enables allow for depth expansion without
external logic
UB
and
LB
are available for x8 or x16 bus matching
TTL-compatible, single 5V (±10%) power supply
Available in a 100-pin Thin Quad Flatpack (14mm x 14mm)
x
Functional Block Diagram
MUX
R/W
L
CE
0L
CE
1L
UB
L
LB
L
OE
L
16Kx16
MEMORY
ARRAY
(BANK 0)
MUX
I/O
8L-15L
I/O
0L-7L
I/O
CONTROL
MUX
16Kx16
MEMORY
ARRAY
(BANK 1)
MUX
I/O
CONTROL
I/O
8R-15R
I/O
0R-7R
R/W
R
CE
0R
CE
1R
UB
R
LB
R
OE
R
CONTROL
LOGIC
CONTROL
LOGIC
A
13L
A
0L(1)
ADDRESS
DECODE
ADDRESS
DECODE
A
13R
A
0R(1)
BA
1L
BA
0L
BANK
DECODE
MUX
16Kx16
MEMORY
ARRAY
(BANK 3)
MUX
BANK
DECODE
BA
1R
BA
0R
BKSEL
3(2)
BKSEL
0(2)
BANK
SELECT
A
5L(1)
A
0L(1)
LB
L
/UB
L
OE
L
R/W
L
CE
L
MAILBOX
INTERRUPT
LOGIC
A
5R(1)
A
0R(1)
LB
R
/UB
R
OE
R
R/W
R
CE
R
MBSEL
L
INT
L
MBSEL
R
INT
R
3592 drw 01
NOTES:
1. The first six address pins for each port serve dual functions. When
MBSEL
= V
IH
, the pins serve as memory address inputs. When
MBSEL
= V
IL
, the pins
serve as mailbox address inputs.
2 . Each bank has an input pin assigned that allows the user to toggle the assignment of that bank between the two ports. Refer to Truth Table I for
more details.
MAY 2000
1
©2000 Integrated Device Technology, Inc.
DSC 3592/7
CAN,I2C,I2S,ISP,SSP总线简介
网上找到觉得不错特来分享,同时MARK下 57823...
ddllxxrr 微控制器 MCU
ZYNQ采集LTC2325-16时的波形
575855 @xkl5599当时调试时保存的,供参考。 575854 ...
littleshrimp FPGA/CPLD
帮我推荐一款24位的A/D
大侠!我想采集0~5V的电压模拟信号,请问用哪款A/D适合? 我看来好多A/D转化器,譬如: LTC2400,它只有一个地引脚,没有模拟地、数字地之分,请问合适吗?不会有干扰吗? ADS1211,它需要外 ......
colin_cx 嵌入式系统
精品推荐!
坛子里好东西的确很多,我想在这里把我这块片子相关的东西都收集到这里啦! 来讨论,实时的更新一下啦! 这个是绝对经典的好帖子! https://bbs.eeworld.com.cn/thread-50631-1-1.html 一般 ......
gaoxiao 微控制器 MCU
谈谈学习VC与C++先后顺序
大家一想这个问题还值得讨论吗?我觉得很有必要搞清楚学习的先后顺序,就如火影忍者中阿斯玛小队攻击飞段和角都组合,就是因为没搞清楚攻击次序以及对手能力,从而导致攻击失败阿斯玛阵亡,后来 ......
fish001 DSP 与 ARM 处理器
头文件的寄存器定义
在头文件中,经常看到类似如下的定义,帮忙解释下这种定义: #define PINSEL0 (*((volatile unsigned long *) 0xE002C000)) 我对它的理解如下,不知是否正确。 volatile是修饰变量类型 ......
David_Lee 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 465  966  1078  2087  2088  14  29  8  20  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved