电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GATCB34.368/12.352

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Technology Inc
下载文档 详细参数 全文预览

PT7V4050GATCB34.368/12.352概述

PLL/Frequency Synthesis Circuit,

PT7V4050GATCB34.368/12.352规格参数

参数名称属性值
Objectid106655306
包装说明,
Reach Compliance Codeunknown

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
ALC203如何在硬件上实现音频双通道?
请大师帮忙看看: 问题是这样的: ALC203是通过ARM7来控制,目前引出MC1和HP-OUT-R两个引脚分别作为音频的输入和输出,只能实现单通道,那该如何实现双通道呢,就是应该引出哪些ALCA203 ......
daochang 嵌入式系统
AD设计低通滤波器,新手求助
AD设计低通滤波器,信号源用啥呢,频率图要用什么测啊 ...
867738704 PCB设计
LCD如何实现循环滚动显示呢?
我做的屏幕是可以滚动,但不能控制它平滑的滚动,也就是从头到尾连续起来。请高手指点一二。...
luchao114 单片机
学习Quartus2
不知怎样才能快速入门,大家有这方面比较好的资料吗...
CRRBravery DIY/开源硬件专区
年终总结——毕业才是学习的开始
2016就要结束了!还有一个月就放假了,忙着抢回家的票,吼吼好难抢!!!2016给我的感觉就是一直学习,学习,学习。。。所以也就是题目说到的,毕业才是学习的开始。 回首2016,先看一看年 ......
禅师 聊聊、笑笑、闹闹
苹果无人驾驶测试车升级,头顶雷达传感器
  据英国《每日邮报》8月28日报道,苹果的无人驾驶汽车近日在美国加州森尼维耳市的测试中心现身。据悉,测试车辆经历了重大升级。这辆白色的雷克萨斯SUV测试车的车顶行李架上装载着数十个传感 ......
fish001 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 734  1491  2323  2261  2070  15  31  47  46  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved