电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GACHA17.920/17.664

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Technology Inc
下载文档 详细参数 全文预览

PT7V4050GACHA17.920/17.664概述

PLL/Frequency Synthesis Circuit,

PT7V4050GACHA17.920/17.664规格参数

参数名称属性值
Objectid106670633
包装说明,
Reach Compliance Codeunknown

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
本人小白,请问哪里可以找到需要的封装呢?
我就知道一个,嘉立创。但是它这里不是很全,有没有很全的? ...
51、32小鬼 综合技术交流
TXT心电数据转化
怎么把下载的心电信(TXT格式460x1)号转换为protues的file信号源和DSP的CCS开发环境的DAT格式??? ...
唯美阿德 FPGA/CPLD
印度电子展
本帖最后由 jameswangsynnex 于 2015-3-3 19:57 编辑 印度电子展 2008印度电子展 2008年印度孟买电子产品及零件展 展出时间:2008-11-14 至 2008-11-16 展会地址:印度孟买展 ......
t416425836 消费电子
LED日光灯电源外置还是内置好--讨论
LED日光灯电源的选择 :外置还是内置好? 外置电源:驱动板大小可以不受限制,加大散热效果;增加成本 内置电源:对LED和驱动板相互增加热度,影响电源的不稳定性;安装方便 欢迎各位 ......
czf0408 LED专区
cpu中设置时钟中断的作用是什么?
如题,请各位大侠帮忙...
justsee 嵌入式系统
【课程推荐】+TI DSP开发工具CCS上AET调试功能
https://training.eeworld.com.cn/TI/show/opencourse?lessonid=2567 德州仪器高性能处理器部门的处理器工程师 Brighton Feng 视频里他演示的是德州仪器dsp开发工具CCS上的AET调试功能。 AET ......
dontgodie 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2446  2063  2474  2791  317  50  42  57  7  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved