电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FC779M000DGR

产品描述LVDS Output Clock Oscillator, 779MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531FC779M000DGR概述

LVDS Output Clock Oscillator, 779MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FC779M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率779 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
求救,CH554T的USB下载方式总是不能识别
我买了几片CH554T做测试,按照如下电路图焊好了芯片(参照CH554T评估板改的) 336226 但是用usb现连接插入电脑后,总是出现“无法识别的USB设备”提示,最后系统给我装了个“unknow d ......
qhuaz 51单片机
关于S3C6410从SD"启动设置"和"操作"问题
关于S3C6410从SD"启动设置"和"操作"问题,好像三星也没有说从SD卡启动可以不要NOR FLASH和NAND FLASH, 也没有提到如何把那些*.bin和*.nb0放到SD卡中,是不是直接支持NK也放到SD卡中从SD启动。 ......
dianjixue 嵌入式系统
【TI首届低功耗设计大赛】+定时器TIMERA
本帖最后由 billjing 于 2014-11-20 22:46 编辑 在基于MSP430库编程时,感觉有点别扭,灵活不够,而且库文件比较多,查找起来不太方便。从学习TIMERA定时器来说,初使化函数比较方便,但是对 ......
billjing 微控制器 MCU
求助下面这种判读方式有什么问题吗
temp6=(int)(Rain*10); if(temp6==0) { //Delay_Ms(1000); USART_Level(send_Level0); } if(0...
小子不乖1229 嵌入式系统
2009年电赛设计报告模板
本帖最后由 paulhyde 于 2014-9-15 03:36 编辑 或许有用哦。 ...
koolah 电子竞赛
I2C基本问题
请问一个I2C的问题: 计算传输速率的时候: I2SCLH = (Fpclk/fi2c+1)/2; I2SCLL = (Fpclk/fi2c)/2; 占空比为0.5时,请问为什么这样计算?I2SCLH 计算后面括号里面为什么 ......
haohaohao123456 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1370  2929  1747  710  2822  28  59  36  15  57 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved