电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CY39165V676-200MBI

产品描述CPLDs at FPGA Densities
文件大小1MB,共86页
制造商Cypress(赛普拉斯)
下载文档 全文预览

CY39165V676-200MBI概述

CPLDs at FPGA Densities

文档预览

下载PDF文档
Delta39K™ ISR™
CPLD Family
CPLDs at FPGA Densities™
Features
• High density
— 30K to 200K usable gates
— 512 to 3072 macrocells
— 136 to 428 maximum I/O pins
— Twelve dedicated inputs including four clock pins,
four global I/O control signal pins and four JTAG
interface pins for boundary scan and reconfig-
urability
Embedded memory
— 80K to 480K bits embedded SRAM
• 16K to 96K bits of (dual-port) channel memory
High speed – 233-MHz in-system operation
AnyVolt™ interface
— 3.3V, 2.5V,1.8V, and 1.5V I/O capability
Low-power operation
— 0.18-mm six-layer metal SRAM-based logic process
— Full-CMOS implementation of product term array
— Standby current as low as 5mA
• Simple timing model
— No penalty for using full 16 product terms/macrocell
— No delay for single product term steering or sharing
• Flexible clocking
— Spread Aware™ PLL drives all four clock networks
• Allows 0.6% spread spectrum input clocks
• Several multiply, divide and phase shift options
— Four synchronous clock networks per device
— Locally generated product term clock
— Clock polarity control at each register
• Carry-chain logic for fast and efficient arithmetic opera-
tions
• Multiple I/O standards supported
— LVCMOS (3.3/3.0/2.5/1.8V), LVTTL, 3.3V PCI, SSTL2
(I-II), SSTL3 (I-II), HSTL (I-IV), and GTL+
• Compatible with NOBL™, ZBT™, and QDR™ SRAMs
• Programmable slew rate control on each I/O pin
• User-programmable Bus Hold capability on each I/O pin
• Fully 3.3V PCI-compliant (to 66-MHz 64-bit PCI spec,
rev. 2.2)
• CompactPCI hot swap ready
• Multiple package/pinout offering across all densities
— 208 to 676 pins in PQFP, BGA, and FBGA packages
— Simplifies design migration across density
— Self-Boot™ solution in BGA and FBGA packages
• In-System Reprogrammable™ (ISR™)
— JTAG-compliant on-board programming
— Design changes do not cause pinout changes
• IEEE1149.1 JTAG boundary scan
Development Software
Warp
®
— IEEE 1076/1164 VHDL or IEEE 1364 Verilog context
sensitive editing
— Active-HDL FSM graphical finite state machine editor
— Active-HDL SIM post-synthesis timing simulator
— Architecture Explorer for detailed design analysis
— Static Timing Analyzer for critical path analysis
— Available on Windows
95/98/2000/XP™ and
Windows NT™ for $99
— Supports all Cypress programmable logic products
Delta39K™ ISR CPLD Family Members
Typical
Gates
[1]
16K – 48K
23K – 72K
46K – 144K
77K – 241K
92K – 288K
Cluster
memory
(Kbits)
64
96
192
320
384
Channel
memory
(Kbits)
16
24
48
80
96
Maximum
I/O Pins
174
218
302
386
428
f
MAX2
(MHz)
233
233
222
181
181
Speed-t
PD
Pin-to-Pin
(ns)
7.2
7.2
7.5
8.5
8.5
Standby I
CC
[2]
T
A
= 25°C
3.3/2.5V
5 mA
5 mA
10 mA
20 mA
20 mA
Device
39K30
39K50
39K100
39K165
39K200
Macrocells
512
768
1536
2560
3072
Notes:
1. Upper limit of typical gates is calculated by assuming only 10% of the channel memory is used.
2. Standby I
CC
values are with PLL not utilized, no output load and stable inputs.
Cypress Semiconductor Corporation
Document #: 38-03039 Rev. *H
3901 North First Street
San Jose
CA 95134 • 408-943-2600
Revised August 1, 2003
atmega128串口出错
在调试atmega128单片机时,程序设置把串口助手发送的数据再返回串口助手中,程序能够很好地运行。当我要求随便发送一组数据时,串口助手接收到的是乱码,请大神帮帮忙,这是什么情况????程 ......
302571278 单片机
Mentor线上研讨会丨FPGA仿真验证平台ModelSim应用进阶
随着当今FPGA的应用日益广泛,FPGA的容量和功能的增加,FPGA验证方法和工具已经变得越来越重要了,FPGA验证复杂性使得我们必须有专业的验证团队和使用专业的验证工具。本次线上研讨会将从验证 ......
eric_wang FPGA/CPLD
看24位ad芯片1252datasheet的两个疑问
既然写着24位芯片无误码率那第二个在20k数据率下有19位有效值意思是这个是伪24位吗?那频率低的话应该24位都有效吧 另外一幅图的4th-Order△Σmodulator是什么意思? ...
天天1 模拟电子
[转]电容传感器取代机械开 关,让便携产品“一触 即发”
电容传感器取代机械开 关,让便携产品“一触即发” 作者:Wayne Palmer 电容传感器滚轮在 iPod 等产品中获得的成功,正在促使其他 消费电子产品开发商考虑使用电容传感器来改善产品的用户 界 ......
dontium ADI 工业技术
您在使用TI的GRLIB图形库,还是其他图形库,或是自己开发?
TI的Stellarisware提供了丰富的软件库资源,其中包括GRLIB图形库,可以免费提供给TI的客户使用,您对GRLIB图形库了解吗?您在设计界面是使用的是什么图形库吗?...
永远的不知 微控制器 MCU
爆爆我的电子设计小工具~~~~~
大家在设计中,不可避免的会有一些设计的小工具。 正是看了zhangkai0215的帖子(https://bbs.eeworld.com.cn/thread-77571-1-2.html),得到的启发,大家可否晒晒自己的小工具,这样,一个人 ......
soso 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1600  2549  1523  1026  2674  6  19  14  9  38 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved