电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CY39100Z484-125MBC

产品描述CPLDs at FPGA Densities
文件大小1MB,共86页
制造商Cypress(赛普拉斯)
下载文档 全文预览

CY39100Z484-125MBC概述

CPLDs at FPGA Densities

文档预览

下载PDF文档
Delta39K™ ISR™
CPLD Family
CPLDs at FPGA Densities™
Features
• High density
— 30K to 200K usable gates
— 512 to 3072 macrocells
— 136 to 428 maximum I/O pins
— Twelve dedicated inputs including four clock pins,
four global I/O control signal pins and four JTAG
interface pins for boundary scan and reconfig-
urability
Embedded memory
— 80K to 480K bits embedded SRAM
• 16K to 96K bits of (dual-port) channel memory
High speed – 233-MHz in-system operation
AnyVolt™ interface
— 3.3V, 2.5V,1.8V, and 1.5V I/O capability
Low-power operation
— 0.18-mm six-layer metal SRAM-based logic process
— Full-CMOS implementation of product term array
— Standby current as low as 5mA
• Simple timing model
— No penalty for using full 16 product terms/macrocell
— No delay for single product term steering or sharing
• Flexible clocking
— Spread Aware™ PLL drives all four clock networks
• Allows 0.6% spread spectrum input clocks
• Several multiply, divide and phase shift options
— Four synchronous clock networks per device
— Locally generated product term clock
— Clock polarity control at each register
• Carry-chain logic for fast and efficient arithmetic opera-
tions
• Multiple I/O standards supported
— LVCMOS (3.3/3.0/2.5/1.8V), LVTTL, 3.3V PCI, SSTL2
(I-II), SSTL3 (I-II), HSTL (I-IV), and GTL+
• Compatible with NOBL™, ZBT™, and QDR™ SRAMs
• Programmable slew rate control on each I/O pin
• User-programmable Bus Hold capability on each I/O pin
• Fully 3.3V PCI-compliant (to 66-MHz 64-bit PCI spec,
rev. 2.2)
• CompactPCI hot swap ready
• Multiple package/pinout offering across all densities
— 208 to 676 pins in PQFP, BGA, and FBGA packages
— Simplifies design migration across density
— Self-Boot™ solution in BGA and FBGA packages
• In-System Reprogrammable™ (ISR™)
— JTAG-compliant on-board programming
— Design changes do not cause pinout changes
• IEEE1149.1 JTAG boundary scan
Development Software
Warp
®
— IEEE 1076/1164 VHDL or IEEE 1364 Verilog context
sensitive editing
— Active-HDL FSM graphical finite state machine editor
— Active-HDL SIM post-synthesis timing simulator
— Architecture Explorer for detailed design analysis
— Static Timing Analyzer for critical path analysis
— Available on Windows
95/98/2000/XP™ and
Windows NT™ for $99
— Supports all Cypress programmable logic products
Delta39K™ ISR CPLD Family Members
Typical
Gates
[1]
16K – 48K
23K – 72K
46K – 144K
77K – 241K
92K – 288K
Cluster
memory
(Kbits)
64
96
192
320
384
Channel
memory
(Kbits)
16
24
48
80
96
Maximum
I/O Pins
174
218
302
386
428
f
MAX2
(MHz)
233
233
222
181
181
Speed-t
PD
Pin-to-Pin
(ns)
7.2
7.2
7.5
8.5
8.5
Standby I
CC
[2]
T
A
= 25°C
3.3/2.5V
5 mA
5 mA
10 mA
20 mA
20 mA
Device
39K30
39K50
39K100
39K165
39K200
Macrocells
512
768
1536
2560
3072
Notes:
1. Upper limit of typical gates is calculated by assuming only 10% of the channel memory is used.
2. Standby I
CC
values are with PLL not utilized, no output load and stable inputs.
Cypress Semiconductor Corporation
Document #: 38-03039 Rev. *H
3901 North First Street
San Jose
CA 95134 • 408-943-2600
Revised August 1, 2003
【TI首届低功耗设计大赛】太阳能板电源整上
本帖最后由 ljj3166 于 2014-10-26 17:10 编辑 上万能的淘宝撸了块5V6W的太阳能电池板 和硬件平台加充电宝组合套用 176583 在家里阳台上晒太阳 176586 一边充电一边供电,这个太阳能板 ......
ljj3166 微控制器 MCU
中国芯期待新突破
中国芯遭遇尴尬,期待新突破 2006-6-22   曾几何时,中国IC设计公司似乎取得“‘中国芯’群聚性突破”。但是,随着汉芯造假以及目前方舟接受检查,“中国芯”陷入尴尬境界。业内人士指出,中 ......
ehk PCB设计
诚聘嵌入式软件工程师
猎头职位【北京】 岗位职责: 1、负责公司视频安防项目开发。 2、负责网络视频协议 (RTSP,RTP,SIP)解析,视频数据加密,解密; 3、分析并解决软件开发过程中的相关问题; 4、产品相关的技 ......
ff318421749 求职招聘
电感感测:对按钮的重新认识
电感感测技术使得设计人员重新思考那些已经存在很多年的许多问题。今天,我將为你展示一个按钮设计的先进方法;在这个方法中,不再需要使用任何的移动部件。传统上,电器和消费类电子产品上的按 ......
maylove 模拟与混合信号
AD623测试电压,出现干扰如何解决?
本帖最后由 bingtuohun 于 2017-12-11 18:23 编辑 本人用AD623做电压信号检测。 如图:333723 在TP3,TP4接入电压信号(用干电池做模拟),在输出端输出信号完全不正常,如图所示: 33372 ......
bingtuohun 模拟电子
dsp28335的AD采样DMA传输
配置了三种模式,为单次模式,连续模式和DMA传输 单次模式是调用一次采集函数,在指定的某一个AD端口采集,用到的时候在去采样 连续模式是连续转换多个通道,采用级联模式,采用16路AD通道的 ......
fish001 DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1779  2466  948  639  537  22  50  27  38  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved