电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FC341M000DGR

产品描述LVDS Output Clock Oscillator, 341MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531FC341M000DGR概述

LVDS Output Clock Oscillator, 341MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FC341M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率341 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
自动喷头水温调节器
我想问问有没有这个产品的。我家是太阳能电池热水器,每次洗澡调水要调一会。况且随着水压大小变化而水温也一会热一会冷。很是烦恼。有没有谁能设计一个产品。能够看见出水温是多少,还有,我想 ......
xyh_521 能源基础设施
PADS中灌铜的问题
在PADS中如何进行在引脚中灌铜而不形成热焊盘?如下图: 45238 45239 45240 45241 希望有知道的能帮忙解决下,谢谢!...
静若幽兰 PCB设计
大哥们, 帮帮忙, 小弟定当感谢
怎样把flash的剩余空间作成存储区, 即怎样用nor flash 进行分区?...
sure549 嵌入式系统
关于Sitara视频学习进度的问题
昨晚看完全部视频,第三讲至第五讲的的进度就在50%。早上花时间重新看了一遍,发现进度还是50%,就解释。...
newofcortexm3 DSP 与 ARM 处理器
那个似曾相识的地方梦碎了
为何不回头看看我,我想在轻轻的牵着你。为何不回头看看我,我想在轻轻地抱着你。为何不回头看看我,我想在轻轻的吻着你。为何不回头看看我,我想像原来一样爱着你。一丝风吹过,在诉说着这一刻 ......
elynlg 聊聊、笑笑、闹闹
紧急求助 vhdl仿真时的问题
在用vhdl整体设计的时候,把几个实体连在一起,其中有两个模块input,output, 但在用波形仿真的时候有这样的警告 WARNING:Simulator:29 - at 0 ns: Warning: No entity is bound for inst ......
james2451 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2038  2863  584  412  2912  11  2  52  32  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved