电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CY39100V208-233NC

产品描述CPLDs at FPGA Densities
文件大小1MB,共86页
制造商Cypress(赛普拉斯)
下载文档 全文预览

CY39100V208-233NC概述

CPLDs at FPGA Densities

文档预览

下载PDF文档
Delta39K™ ISR™
CPLD Family
CPLDs at FPGA Densities™
Features
• High density
— 30K to 200K usable gates
— 512 to 3072 macrocells
— 136 to 428 maximum I/O pins
— Twelve dedicated inputs including four clock pins,
four global I/O control signal pins and four JTAG
interface pins for boundary scan and reconfig-
urability
Embedded memory
— 80K to 480K bits embedded SRAM
• 16K to 96K bits of (dual-port) channel memory
High speed – 233-MHz in-system operation
AnyVolt™ interface
— 3.3V, 2.5V,1.8V, and 1.5V I/O capability
Low-power operation
— 0.18-mm six-layer metal SRAM-based logic process
— Full-CMOS implementation of product term array
— Standby current as low as 5mA
• Simple timing model
— No penalty for using full 16 product terms/macrocell
— No delay for single product term steering or sharing
• Flexible clocking
— Spread Aware™ PLL drives all four clock networks
• Allows 0.6% spread spectrum input clocks
• Several multiply, divide and phase shift options
— Four synchronous clock networks per device
— Locally generated product term clock
— Clock polarity control at each register
• Carry-chain logic for fast and efficient arithmetic opera-
tions
• Multiple I/O standards supported
— LVCMOS (3.3/3.0/2.5/1.8V), LVTTL, 3.3V PCI, SSTL2
(I-II), SSTL3 (I-II), HSTL (I-IV), and GTL+
• Compatible with NOBL™, ZBT™, and QDR™ SRAMs
• Programmable slew rate control on each I/O pin
• User-programmable Bus Hold capability on each I/O pin
• Fully 3.3V PCI-compliant (to 66-MHz 64-bit PCI spec,
rev. 2.2)
• CompactPCI hot swap ready
• Multiple package/pinout offering across all densities
— 208 to 676 pins in PQFP, BGA, and FBGA packages
— Simplifies design migration across density
— Self-Boot™ solution in BGA and FBGA packages
• In-System Reprogrammable™ (ISR™)
— JTAG-compliant on-board programming
— Design changes do not cause pinout changes
• IEEE1149.1 JTAG boundary scan
Development Software
Warp
®
— IEEE 1076/1164 VHDL or IEEE 1364 Verilog context
sensitive editing
— Active-HDL FSM graphical finite state machine editor
— Active-HDL SIM post-synthesis timing simulator
— Architecture Explorer for detailed design analysis
— Static Timing Analyzer for critical path analysis
— Available on Windows
95/98/2000/XP™ and
Windows NT™ for $99
— Supports all Cypress programmable logic products
Delta39K™ ISR CPLD Family Members
Typical
Gates
[1]
16K – 48K
23K – 72K
46K – 144K
77K – 241K
92K – 288K
Cluster
memory
(Kbits)
64
96
192
320
384
Channel
memory
(Kbits)
16
24
48
80
96
Maximum
I/O Pins
174
218
302
386
428
f
MAX2
(MHz)
233
233
222
181
181
Speed-t
PD
Pin-to-Pin
(ns)
7.2
7.2
7.5
8.5
8.5
Standby I
CC
[2]
T
A
= 25°C
3.3/2.5V
5 mA
5 mA
10 mA
20 mA
20 mA
Device
39K30
39K50
39K100
39K165
39K200
Macrocells
512
768
1536
2560
3072
Notes:
1. Upper limit of typical gates is calculated by assuming only 10% of the channel memory is used.
2. Standby I
CC
values are with PLL not utilized, no output load and stable inputs.
Cypress Semiconductor Corporation
Document #: 38-03039 Rev. *H
3901 North First Street
San Jose
CA 95134 • 408-943-2600
Revised August 1, 2003
【TI课程分享】+MSP430进阶——MSP430F5529技术培训
上学开始实验就用MSP430系列,做过很多小东西,对单片机认识更加清晰,现在TI对于MSP430系列产品已经升级到F5、F6系列,功能越来越强大了。今天我分享的TI课程题目是:MSP430进阶——MSP430F552 ......
gxg1122 TI技术论坛
RS-232 第2个串口初始化出现问题(串口功能一个用于控制台 一个用于通讯)
powerpc+linux环境下的串口驱动 目前状态 控制台好使 ,另外的一个串口(用于传输数据使用出现问题) 在测试应用程序中报出如下的错误(open出错)!!请各位大虾帮忙解决,小弟不胜感激!! ......
wsmgyp 嵌入式系统
学习嵌入式Linux选哪块开发板好
最近想学习嵌入式Linux,想买块单片机先熟悉嵌入式Linux的使用。不知道选哪块板子比较好? 我百度了一下, 说TQ2440和mini2440的比较多。还想请教一下各位前辈怎么看 ...
adam_zhang41 Linux开发
单片机菜鸟请教一个功能需要什么硬件实现
我想做一个简单的单片机,目的就是通过旋转一个按钮(电位器或其它),然后通过单片机采集变化得到一个步进的数值,比如说可以在101.00~120.99之间,就等于是收音机调频率一样,然后送到PC机.请问要些 ......
cyberflygo 单片机
求助 12864的菜单设计时出新的问题
请问, 我在做菜单设计的时候用的是如下结构:碰到的问题是在功能函数void Name0(){},void Name1(){},void Name2(){}等函数中我都有调用显示数字和汉字串的显示函数。结果运行时就提示 ......
hy777niubai 单片机
变频式三相负荷平衡器
变频式三相负荷平衡器用于解决目前电网中存在的三相不平衡等问题。变压器台区产生三相电,用户所使用的接在三相中的某一相上,由于用户用电的不确定性,使得在三相上每一相的负载出现不平衡,使 ......
面朝大海w GD32 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2207  2260  277  2018  812  35  45  2  15  9 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved