电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GFTHA24.586

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小85KB,共7页
制造商Diodes Incorporated
下载文档 详细参数 全文预览

PT7V4050GFTHA24.586概述

PLL/Frequency Synthesis Circuit,

PT7V4050GFTHA24.586规格参数

参数名称属性值
Objectid4000532340
包装说明,
Reach Compliance Codecompliant
ECCN代码EAR99
YTEOL0

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
• PLL with quartz stabilized VCXO
• Loss of signals alarm
• Return to nominal clock upon LOS
• Input data rates from 8 kb/s to 65 Mb/s
• Tri-state output
• User defined PLL loop response
• NRZ data compatible
3.3V and
5.0V power supply
General Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported:
12.000~65.536 MHz
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
OPN
CLK2
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recovery module
T
B
C
G
A
51.840 / 25.920
CLK2 Frequency
CLK1 Frequency
Power Supply
A: 5.0V
B: 3.3V
C:
±
20ppm
F:
±
2ppm
G:
±
50ppm
H:
±
100ppm
Frequencies using at CLK1 (MHz)
12.000
16.128
18.432
22.579
28.000
34.368
44.736
51.840
54.000
12.288
13.384
18.936
24.586
30.720
38.880
47.457
65.536
60.000
12.624
16.777
20.000
24.704
32.000
40.000
49.152
19.440
61.440
13.00
16.896
20.480
25.000
32.768
41.2416
49.408
35.328
62.208
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
62.500
Package Leads
T: Thru-Hole
G: Surface Mount
M: Metal Can
CLK2
A: Divide by 2
B: Divide by 4
C: Divide by 8
D: Divide by 16
Divider
E: Divide by 32
F: Divide by 64
G: Divide by 128
H: Divide by 256
K: Disable
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
PT0125(07/04)
1
Ver:1
基于FPGA的飞机信息显示
FPGA 采完成报头检测以及时序匹配的工作,首先对输入的数字视频信号同步,锁存控制信号,根据控制输入 MTL 值和当前数字视频信号状态控制 DMTL 值,丢弃门限值以下的信号,然后滤除功率过大的本 ......
gaochy1126 FPGA/CPLD
光耦电路 帮忙分析下这个电路
求高手解答 1、此电路具体实现什么功能 2、三个电位器对应位置电路怎么调试 3、怎么给个输入,验证输出 78428...
limkobe 模拟电子
HTCAD 土石方量计算软件
HTCAD是一套基于AutoCAD平台上开发的土方工程量计算绘图软件,针对各种复杂地形况,软件采用了方格网法计算土石方量。软件具有良好的交互性,界面友好,贴近设计人员的设计思路,能够在最短的时 ......
homeland 测试/测量
PIC程序
小弟目前学习PIC,请做过PIC程序的朋友能发个程序上来,我想学习下。...
single Microchip MCU
跪求电梯控制设计:
小弟欲求电梯控制设计: 实现:显示上下 显示楼层 就近调用 实现满员报警 我已经看了论坛里的那篇电梯的设计 但是很郁闷的是电路上却没有接电机。不知 ......
jasonsean 单片机
一些STM32程序【Keil编译】有需要的赶快下载。
STM32的编译好的程序,下面是网盘链接http://u.xunzai.com/filekey/t67c84f4f3第一次发帖,以前也没玩过论坛,所以有不当之处还望指正,谢谢了 本帖最后由 冷板凳 于 2012-6-29 11:03 编辑 ]...
冷板凳 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1053  154  2528  1588  727  22  4  51  32  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved