电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FB54M0000DGR

产品描述LVDS Output Clock Oscillator, 54MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530FB54M0000DGR概述

LVDS Output Clock Oscillator, 54MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FB54M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率54 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
ST单片机免费样品申请
今天看到STM32F469/479单片机不错,不知道免费样品怎么申请的,有在ST上申请样品成功的朋友吗。...
青叶漂零 stm32/stm8
大家是如何判断电压和电流相位的?
大家是如何判断电压和电流相位的? 输出正弦波0-50V,输出最大电流25mA以内,输出功率1.5W。电压信号VF0、电流信号IF0,当VF0和IF0同相位的时候,此时LC达到谐振状态,功率最大 有 ......
QWE4562009 分立器件
stc单片机扩展RAM问题——急!
本人使用STC12LE5A60S2单片机,本身有60K的ROM和1280的RAM,但是由于我做的是个通信处理软件所以涉及到的中间变量特别多,所以超出了1280的RAM不得不扩展RAM,但是最近新做好的板子到手后发现一 ......
moseslin 嵌入式系统
4颗16bit的DDR3能否用6层PCB设计出来?
请问下,如果4*16bit的DDR3,正反贴布局,用6层PCB设计,合理的叠构应该是什么样的,6层是否有什么风险?谢谢。 ...
elec32156 PCB设计
高手帮忙,内核定制问题
我想请问下如果把定制的映像下载到SDRAM里,掉电会丢失,重启后会回到原来的没下载之前的系统吗?请路过高手帮帮忙。。谢谢 ...
qigan 嵌入式系统
CC2530与CC2592详细介绍
此应用程序报告描述了经济高效的SimpleLink™ZigBee®CC2530无线网络的配对单片机配合SimpleLink CC2592扩展器,提高了接收机灵敏度,增加了总的链路预算,使Zigbee网络中每个节点的范 ......
乐乐熊 TI技术论坛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2474  1171  959  689  803  24  51  28  19  31 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved