电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

BQ054G0224J--

产品描述CAPACITOR, METALLIZED FILM, POLYESTER, 250 V, 0.22 uF, THROUGH HOLE MOUNT, RADIAL LEADED, LEAD FREE
产品类别无源元件    电容器   
文件大小118KB,共4页
制造商AVX
标准
下载文档 详细参数 全文预览

BQ054G0224J--概述

CAPACITOR, METALLIZED FILM, POLYESTER, 250 V, 0.22 uF, THROUGH HOLE MOUNT, RADIAL LEADED, LEAD FREE

BQ054G0224J--规格参数

参数名称属性值
是否Rohs认证符合
Objectid1650755818
包装说明,
Reach Compliance Codecompliant
YTEOL0
其他特性RATED AC VOLTAGE (V): 160
电容0.22 µF
电容器类型FILM CAPACITOR
介电材料POLYESTER
JESD-609代码e3
制造商序列号BQ05
安装特点THROUGH HOLE MOUNT
负容差5%
最高工作温度100 °C
最低工作温度-55 °C
封装形状RECTANGULAR PACKAGE
包装方法BULK
正容差5%
额定(直流)电压(URdc)250 V
表面贴装NO
端子面层TIN
端子形状WIRE
全球最搞怪发明,不得不服
1超强的山寨版私家车超强的山寨版私家车,看了此图,网友不禁感慨,这车太牛, 不用办照就可上路行驶,堪称中国最牛私家车!2日本人发明的地铁休眠器  不注意看还以为是有人上吊呢……3柬埔寨民众自制“土火车”行驶于铁路上  在柬埔寨首都金边北部的一些省份,当地居民驾驶自制的“土火车”行驶在废弃的乡间铁路上。[国家再穷,老百姓也不忘发明创造啊]发明是逼出来的...
xyh_521 创意市集
【低功耗】Actel IGLOO系列超低功耗,小封装FPGA下载
Actel IGLOO系列超低功耗,小封装FPGA下载Actel IGLOO Family Represents the True Alternative to ASICsand CPLDsfor Portable Applications5 μW static power in Flash*Freeze Mode4 X less static power than nearest competi...
hangsky FPGA/CPLD
开水烫不死的青蛙为什么被温水煮死了
人天生就是有惰性的,“生于忧患,死于安乐”和“青蛙效应”时刻提醒我们去改变已有的生活。  “青蛙效应”是指将一只青蛙扔进煮沸的大锅里,青蛙感到灼热,触电般跳出了大锅。接着,又把这只青蛙放进一个装满凉水的大锅里,然后用小火慢慢加热,青蛙虽然感觉到外界温度的变化,但没有立即往外跳。过了一会儿水的温度越来越高,青蛙难以忍受想跳出去,却失去了弹跳的能力,只能等着被煮熟。  微软的比尔·盖茨有这样一句名言:...
sijialgc 工作这点儿事
请教如何“建立winCE的软件开发工具包(SDK)并把BSP打包到.msi安装文件”
开发BSP的最后一步是建立软件开发工具包(SDK)并把BSP打包到.msi安装文件里这样它就可以被其他人安装。SDK是开发者用来为某个OS编写应用程序的一系列头文件,库,相关联的文件,运行时文件,OS扩展和帮助文档。SDK的内容允许开发者在你的OS得运行时镜像上建立和调试应用程序。Windows CE提供用来从BSP建立SDK的SDK向导,还有用来把BSP打包成.msi安装文件的导出向导。----...
jinn129160 WindowsCE
乱玩BeagleBone2- BeagleBone建立自己的家庭多媒体服务器
忙了一晚上,查了各种文章,终于把BBB搞了一个家庭多媒体服务器,实现局域网的DLNA播放,在电视上可以直接播放插在狗板上u盘里的视频了。这样即使闲着也不会浪费,物尽其用啊。效果图:基本思路是Ubuntu+minidlna,下面简单说明下实现方法:1、网络。我是把狗板直接用网线连笔记本,笔记本用无线上网共享过去的,方便串口调试。网络地址用的自动,所以平时直接连接路由器即可。执行一次ping [url...
shower.xu DSP 与 ARM 处理器
求助关于顶层文件
写了一个顶层文件,如下entity top isPort ( CLK : inSTD_LOGIC;RX : inSTD_LOGIC;rst : inSTD_LOGIC;GPIO : inoutSTD_LOGIC_VECTOR (0 downto 0);TX : outSTD_LOGIC; INT : out STD_LOGIC_VECTOR (0 downto 0));end top;archit...
qd0090 FPGA/CPLD

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 43  242  297  1056  1235 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved