电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CY39050V388-233BBC

产品描述CPLDs at FPGA Densities
文件大小1MB,共86页
制造商Cypress(赛普拉斯)
下载文档 全文预览

CY39050V388-233BBC概述

CPLDs at FPGA Densities

文档预览

下载PDF文档
Delta39K™ ISR™
CPLD Family
CPLDs at FPGA Densities™
Features
• High density
— 30K to 200K usable gates
— 512 to 3072 macrocells
— 136 to 428 maximum I/O pins
— Twelve dedicated inputs including four clock pins,
four global I/O control signal pins and four JTAG
interface pins for boundary scan and reconfig-
urability
Embedded memory
— 80K to 480K bits embedded SRAM
• 16K to 96K bits of (dual-port) channel memory
High speed – 233-MHz in-system operation
AnyVolt™ interface
— 3.3V, 2.5V,1.8V, and 1.5V I/O capability
Low-power operation
— 0.18-mm six-layer metal SRAM-based logic process
— Full-CMOS implementation of product term array
— Standby current as low as 5mA
• Simple timing model
— No penalty for using full 16 product terms/macrocell
— No delay for single product term steering or sharing
• Flexible clocking
— Spread Aware™ PLL drives all four clock networks
• Allows 0.6% spread spectrum input clocks
• Several multiply, divide and phase shift options
— Four synchronous clock networks per device
— Locally generated product term clock
— Clock polarity control at each register
• Carry-chain logic for fast and efficient arithmetic opera-
tions
• Multiple I/O standards supported
— LVCMOS (3.3/3.0/2.5/1.8V), LVTTL, 3.3V PCI, SSTL2
(I-II), SSTL3 (I-II), HSTL (I-IV), and GTL+
• Compatible with NOBL™, ZBT™, and QDR™ SRAMs
• Programmable slew rate control on each I/O pin
• User-programmable Bus Hold capability on each I/O pin
• Fully 3.3V PCI-compliant (to 66-MHz 64-bit PCI spec,
rev. 2.2)
• CompactPCI hot swap ready
• Multiple package/pinout offering across all densities
— 208 to 676 pins in PQFP, BGA, and FBGA packages
— Simplifies design migration across density
— Self-Boot™ solution in BGA and FBGA packages
• In-System Reprogrammable™ (ISR™)
— JTAG-compliant on-board programming
— Design changes do not cause pinout changes
• IEEE1149.1 JTAG boundary scan
Development Software
Warp
®
— IEEE 1076/1164 VHDL or IEEE 1364 Verilog context
sensitive editing
— Active-HDL FSM graphical finite state machine editor
— Active-HDL SIM post-synthesis timing simulator
— Architecture Explorer for detailed design analysis
— Static Timing Analyzer for critical path analysis
— Available on Windows
95/98/2000/XP™ and
Windows NT™ for $99
— Supports all Cypress programmable logic products
Delta39K™ ISR CPLD Family Members
Typical
Gates
[1]
16K – 48K
23K – 72K
46K – 144K
77K – 241K
92K – 288K
Cluster
memory
(Kbits)
64
96
192
320
384
Channel
memory
(Kbits)
16
24
48
80
96
Maximum
I/O Pins
174
218
302
386
428
f
MAX2
(MHz)
233
233
222
181
181
Speed-t
PD
Pin-to-Pin
(ns)
7.2
7.2
7.5
8.5
8.5
Standby I
CC
[2]
T
A
= 25°C
3.3/2.5V
5 mA
5 mA
10 mA
20 mA
20 mA
Device
39K30
39K50
39K100
39K165
39K200
Macrocells
512
768
1536
2560
3072
Notes:
1. Upper limit of typical gates is calculated by assuming only 10% of the channel memory is used.
2. Standby I
CC
values are with PLL not utilized, no output load and stable inputs.
Cypress Semiconductor Corporation
Document #: 38-03039 Rev. *H
3901 North First Street
San Jose
CA 95134 • 408-943-2600
Revised August 1, 2003
UC/OS-III 纯净模板 (里面有2个任务,一个串口,一个指示灯)
我也刚开始学习UC/OS-iii ,花了2天 参考各种资料 ,在STM32F103VCT6上做了个‘模板’,希望对初学者有点帮助,也希望大神提意见...
ababzx 实时操作系统RTOS
模块电源与应用
中心议题: 世界电源市场的分布模块开关电源设计中的挑战 解决方案: 提高模块开关电源系统的工作可靠性降低模块开关电源系统的造价更高的功率密度 模块电源是可以直接安装在印刷电路板上 ......
LED123 电源技术
什么是 UWB,为什么会出现在我的手机中?超宽带技术,解释
“超宽带无线技术”,通常也称为 UWB,在过去几年中逐渐被接受和采用。简而言之,UWB 是一种短距离无线通信协议,与 Wi-Fi、蓝牙和 NFC 等现有标准共存。不过,不要将其与 Verizon 的 ......
btty038 无线连接
LPC1788运行在SDRAM中,不知道为什么运行速度比在FLASH中运行变慢了。
使用LPC1788,APP运行在SDRAM地址0XA0000000处,感觉程序执行速度明显变慢了。APP应用程序原本在FLASH地址为0X2000处执行没有问题的。 (1)、BootLoader基本情况,使用CPUCLK=120MHZ,EMCCLK= ......
cybinlyc NXP MCU
传统PLC和现代PLC的主要差别
IEC 61131-3的软件模型(见图2)是现代PLC的软件基础,是整个标准基础性的理论工具,帮助人们完整地理解除编程语言以外的全部内容,也为PLC硬件突破原有体系结构(即在一个PLC系统中装插多个CPU模 ......
jek9528 工业自动化与控制
四路模拟信号采集隔离RS485/232输出:ISO 4014
四路模拟信号采集隔离RS485/232输出:ISO 40140-5 V电压信号或4-20 mA电流信号输入可选型,用户可编程设置模块地址、波特率。  顺源ISO 40xx系列产品实现传感器和主机之间的信号采集,用以检 ......
czj110 DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2014  951  859  2468  1723  56  59  5  39  33 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved