电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CY39050V256-125BBI

产品描述CPLDs at FPGA Densities
产品类别可编程逻辑器件    可编程逻辑   
文件大小1MB,共86页
制造商Cypress(赛普拉斯)
下载文档 详细参数 全文预览

CY39050V256-125BBI概述

CPLDs at FPGA Densities

CY39050V256-125BBI规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称Cypress(赛普拉斯)
零件包装代码BGA
包装说明17 X 17 MM, 1 MM PITCH, FBGA-256
针数256
Reach Compliance Codenot_compliant
其他特性ALSO OPERATES WITH 3.3V SUPPLY VOLTAGE
系统内可编程YES
JESD-30 代码S-PBGA-B256
JESD-609代码e0
JTAG BSTYES
长度17 mm
专用输入次数
I/O 线路数量180
宏单元数768
端子数量256
最高工作温度85 °C
最低工作温度-40 °C
组织0 DEDICATED INPUTS, 180 I/O
输出函数MACROCELL
封装主体材料PLASTIC/EPOXY
封装代码LBGA
封装等效代码BGA256,16X16,40
封装形状SQUARE
封装形式GRID ARRAY, LOW PROFILE
峰值回流温度(摄氏度)NOT SPECIFIED
电源1.5/3.3,2.5/3.3 V
可编程逻辑类型LOADABLE PLD
传播延迟10 ns
认证状态Not Qualified
座面最大高度1.6 mm
最大供电电压2.7 V
最小供电电压2.3 V
标称供电电压2.5 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Tin/Lead (Sn/Pb)
端子形式BALL
端子节距1 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度17 mm
Base Number Matches1

文档预览

下载PDF文档
Delta39K™ ISR™
CPLD Family
CPLDs at FPGA Densities™
Features
• High density
— 30K to 200K usable gates
— 512 to 3072 macrocells
— 136 to 428 maximum I/O pins
— Twelve dedicated inputs including four clock pins,
four global I/O control signal pins and four JTAG
interface pins for boundary scan and reconfig-
urability
Embedded memory
— 80K to 480K bits embedded SRAM
• 16K to 96K bits of (dual-port) channel memory
High speed – 233-MHz in-system operation
AnyVolt™ interface
— 3.3V, 2.5V,1.8V, and 1.5V I/O capability
Low-power operation
— 0.18-mm six-layer metal SRAM-based logic process
— Full-CMOS implementation of product term array
— Standby current as low as 5mA
• Simple timing model
— No penalty for using full 16 product terms/macrocell
— No delay for single product term steering or sharing
• Flexible clocking
— Spread Aware™ PLL drives all four clock networks
• Allows 0.6% spread spectrum input clocks
• Several multiply, divide and phase shift options
— Four synchronous clock networks per device
— Locally generated product term clock
— Clock polarity control at each register
• Carry-chain logic for fast and efficient arithmetic opera-
tions
• Multiple I/O standards supported
— LVCMOS (3.3/3.0/2.5/1.8V), LVTTL, 3.3V PCI, SSTL2
(I-II), SSTL3 (I-II), HSTL (I-IV), and GTL+
• Compatible with NOBL™, ZBT™, and QDR™ SRAMs
• Programmable slew rate control on each I/O pin
• User-programmable Bus Hold capability on each I/O pin
• Fully 3.3V PCI-compliant (to 66-MHz 64-bit PCI spec,
rev. 2.2)
• CompactPCI hot swap ready
• Multiple package/pinout offering across all densities
— 208 to 676 pins in PQFP, BGA, and FBGA packages
— Simplifies design migration across density
— Self-Boot™ solution in BGA and FBGA packages
• In-System Reprogrammable™ (ISR™)
— JTAG-compliant on-board programming
— Design changes do not cause pinout changes
• IEEE1149.1 JTAG boundary scan
Development Software
Warp
®
— IEEE 1076/1164 VHDL or IEEE 1364 Verilog context
sensitive editing
— Active-HDL FSM graphical finite state machine editor
— Active-HDL SIM post-synthesis timing simulator
— Architecture Explorer for detailed design analysis
— Static Timing Analyzer for critical path analysis
— Available on Windows
95/98/2000/XP™ and
Windows NT™ for $99
— Supports all Cypress programmable logic products
Delta39K™ ISR CPLD Family Members
Typical
Gates
[1]
16K – 48K
23K – 72K
46K – 144K
77K – 241K
92K – 288K
Cluster
memory
(Kbits)
64
96
192
320
384
Channel
memory
(Kbits)
16
24
48
80
96
Maximum
I/O Pins
174
218
302
386
428
f
MAX2
(MHz)
233
233
222
181
181
Speed-t
PD
Pin-to-Pin
(ns)
7.2
7.2
7.5
8.5
8.5
Standby I
CC
[2]
T
A
= 25°C
3.3/2.5V
5 mA
5 mA
10 mA
20 mA
20 mA
Device
39K30
39K50
39K100
39K165
39K200
Macrocells
512
768
1536
2560
3072
Notes:
1. Upper limit of typical gates is calculated by assuming only 10% of the channel memory is used.
2. Standby I
CC
values are with PLL not utilized, no output load and stable inputs.
Cypress Semiconductor Corporation
Document #: 38-03039 Rev. *H
3901 North First Street
San Jose
CA 95134 • 408-943-2600
Revised August 1, 2003
HOHO 辛苦了一下午,终于把部分应急灯配件发送出去了!
我查了一遍,小志MM查了一遍,尽量保证大家收到的套件不丢三落四哦 呵呵 圆通的快递,正在等着圆通的小伙子上门, 到时发快递号给大家! 发送名单为: ailover2001ddllxxrrmurray ......
soso DIY/开源硬件专区
求解:关于运放电路的计算?????????
本帖最后由 dontium 于 2015-1-23 12:43 编辑 如图所示: 求解运放输出电压? ...
499362154 模拟与混合信号
9G-CM0 新唐CM0+EWARM入门开发过程简介
9G-CM0 新唐CM0+EWARM入门开发过程简介 一,准备EWARM + 新唐CM0软件包 1,在http://www.mcu123.net/bbs/viewthread.php?tid=16064&highlight=CD-EWARM-5501-1908 上下载 IAR Embedded Work ......
yuanxihua ARM技术
请教彩信头中的ID号是怎样得到的?
彩信的头中有一个标志字(X-Mmd-Transtion-ID)的,说是系统分配的。 这个怎么是怎么获取呢呢?什么时候获取的呢? 如果谁有中文的彩信协议和 WAP协议(详细的),能不的能发一份给我。 ......
treetree600 嵌入式系统
AD6 线宽设置问题
Error: Pin Swapping Not Available - Project compilation out of date. 我设置DGND线宽:MIN=10mil,Preferred=50mil,Max=60mil.画线出上面的错误,画出来的 ......
uranus0903 嵌入式系统
我们需要FPGA、硬件设计、嵌入式工程师,欢迎大家联系了解
职位名称:FPGA硬件工程师 职位要求: (熟悉FPGA或ASIC流程之一即可) 1、重点大学本科以上,两年以上ASIC/FPGA工作经验。 2、能熟练进行Verilog编程。 3、有大型项目工作经验 ......
ittiger 求职招聘

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 491  84  890  180  2706  10  2  18  4  55 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved