电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CY39030V208-233BGI

产品描述CPLDs at FPGA Densities
文件大小1MB,共86页
制造商Cypress(赛普拉斯)
下载文档 全文预览

CY39030V208-233BGI概述

CPLDs at FPGA Densities

文档预览

下载PDF文档
Delta39K™ ISR™
CPLD Family
CPLDs at FPGA Densities™
Features
• High density
— 30K to 200K usable gates
— 512 to 3072 macrocells
— 136 to 428 maximum I/O pins
— Twelve dedicated inputs including four clock pins,
four global I/O control signal pins and four JTAG
interface pins for boundary scan and reconfig-
urability
Embedded memory
— 80K to 480K bits embedded SRAM
• 16K to 96K bits of (dual-port) channel memory
High speed – 233-MHz in-system operation
AnyVolt™ interface
— 3.3V, 2.5V,1.8V, and 1.5V I/O capability
Low-power operation
— 0.18-mm six-layer metal SRAM-based logic process
— Full-CMOS implementation of product term array
— Standby current as low as 5mA
• Simple timing model
— No penalty for using full 16 product terms/macrocell
— No delay for single product term steering or sharing
• Flexible clocking
— Spread Aware™ PLL drives all four clock networks
• Allows 0.6% spread spectrum input clocks
• Several multiply, divide and phase shift options
— Four synchronous clock networks per device
— Locally generated product term clock
— Clock polarity control at each register
• Carry-chain logic for fast and efficient arithmetic opera-
tions
• Multiple I/O standards supported
— LVCMOS (3.3/3.0/2.5/1.8V), LVTTL, 3.3V PCI, SSTL2
(I-II), SSTL3 (I-II), HSTL (I-IV), and GTL+
• Compatible with NOBL™, ZBT™, and QDR™ SRAMs
• Programmable slew rate control on each I/O pin
• User-programmable Bus Hold capability on each I/O pin
• Fully 3.3V PCI-compliant (to 66-MHz 64-bit PCI spec,
rev. 2.2)
• CompactPCI hot swap ready
• Multiple package/pinout offering across all densities
— 208 to 676 pins in PQFP, BGA, and FBGA packages
— Simplifies design migration across density
— Self-Boot™ solution in BGA and FBGA packages
• In-System Reprogrammable™ (ISR™)
— JTAG-compliant on-board programming
— Design changes do not cause pinout changes
• IEEE1149.1 JTAG boundary scan
Development Software
Warp
®
— IEEE 1076/1164 VHDL or IEEE 1364 Verilog context
sensitive editing
— Active-HDL FSM graphical finite state machine editor
— Active-HDL SIM post-synthesis timing simulator
— Architecture Explorer for detailed design analysis
— Static Timing Analyzer for critical path analysis
— Available on Windows
95/98/2000/XP™ and
Windows NT™ for $99
— Supports all Cypress programmable logic products
Delta39K™ ISR CPLD Family Members
Typical
Gates
[1]
16K – 48K
23K – 72K
46K – 144K
77K – 241K
92K – 288K
Cluster
memory
(Kbits)
64
96
192
320
384
Channel
memory
(Kbits)
16
24
48
80
96
Maximum
I/O Pins
174
218
302
386
428
f
MAX2
(MHz)
233
233
222
181
181
Speed-t
PD
Pin-to-Pin
(ns)
7.2
7.2
7.5
8.5
8.5
Standby I
CC
[2]
T
A
= 25°C
3.3/2.5V
5 mA
5 mA
10 mA
20 mA
20 mA
Device
39K30
39K50
39K100
39K165
39K200
Macrocells
512
768
1536
2560
3072
Notes:
1. Upper limit of typical gates is calculated by assuming only 10% of the channel memory is used.
2. Standby I
CC
values are with PLL not utilized, no output load and stable inputs.
Cypress Semiconductor Corporation
Document #: 38-03039 Rev. *H
3901 North First Street
San Jose
CA 95134 • 408-943-2600
Revised August 1, 2003
六条值得学习的处事哲学
1. 要有阳光般的心态:这个世界有两件事我们不能不做:一是赶路,二是停下来看看自己是否拥有一份好心态。好心态是人们一生中的好伴侣,让人愉悦和健康。2. 学会爱别人:没有爱的生活就像一片 ......
张无忌1987 聊聊、笑笑、闹闹
omapl138 sata DMA写数据问题
omapl138 sata DMA写数据时,函数为什么一直停在 while(sataRegs->Is == 0);处呢? eeworldpostqq...
xihuan DSP 与 ARM 处理器
又发现一个rt thread的逻辑问题。
前几天调GPIO的外部中断,看GPIO的中断类型可以选择 上升,下降,上升下降,低电平,高电平。然后我设置低电平触发中断,总是不能工作,然后查F407的手册似乎407只有上升和下降触发,我就很纳闷 ......
freebsder 嵌入式系统
【TI首届低功耗设计大赛】Copter_alarm_Powered_by_MSP430FR5969之五原理图及PCB设计
Copter_alarm_Powered_by_MSP430FR5969之五_原理图及PCB设计 前一篇硬件原型已经验证完成,开始PCB设计 原理图设计 MSP430FR5969最小系统部分 178711 用户接口部分 178712 PCB_3D效果 ......
tziang 微控制器 MCU
为什么在使用F2812是总是有问题存在
定位到0x3f7ff6处的代码段不一定非得是.reset段。 你可以自己定义一个段。该段包含一条代码,这个代码就是 lb _c_int00这条语句就可以了。 在cmd文件里把定义的段定位到0x3f7ff6处。...
hjkl645 微控制器 MCU
使用verilog语言通过quartusII实现电子琴的设计
八音电子琴要求: 要求: 1.能发出1、2、3、4、5、6、7、1八个音; 2.用按键作为键盘; 3.C调到B调对应频率为。 调 频率(HZ) C(大) 261.63*2 B 493.88 ......
jianning 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2281  1867  1373  1087  79  51  39  4  29  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved