电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MB280M000DGR

产品描述LVPECL Output Clock Oscillator, 280MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531MB280M000DGR概述

LVPECL Output Clock Oscillator, 280MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MB280M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率280 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
TI 4 款汽车应用参考设计
TI Designs 参考设计库提供完整的设计方案,由资深工程师团队精心创建,支持汽车、工业、医疗、消费等广泛应用的设计。在这里,您能找到包括原理图、物料清单、设计文件及测试报告的全面设计方 ......
EEWORLD社区 TI技术论坛
MSP-EXP430F5529LPPWM库函数+时钟配置
要实现P2.0口输出10kHz的PWM,这也是应用中电机控制的常用工作频率。要输出准确的频率,了解清楚各个时钟是非常必要的。 首先明确思路,430中有三个时钟:辅助时钟ACLK,频率较低,软件选作 ......
fish001 微控制器 MCU
【求助】达芬奇DSP算法封装?
达芬奇DSP算法封装 第一次做DSP算法开发,怎么进行xDM的封装呢? 算法库我已在CCS中打包成库文件,提供出来有Init()、Decode(&DecodeData)、Free()这3个接口,我想以修改参考viddec_cop ......
breeze505 DSP 与 ARM 处理器
看了这篇老牛的文章,你就能上手光耦了(精)
看完的网友们,发现下意见。...
安_然 模拟电子
英特尔垄断中国样本:七喜自曝受罚被降级内幕
本帖最后由 jameswangsynnex 于 2015-3-3 19:58 编辑 尽管PC处理器行业的“潜规则”早已是“公开的秘密”,但七喜董事副总裁毛骏飙称他仍然忍无可忍——7月初,英特尔“突然”改变了与七喜电脑 ......
探路者 消费电子
移植TI的zigbee协议栈到LM3S3739出现问题?
TI的zigbee协议栈又LM3S8962移植到LM3S3739出现问题?那位说说是什么原因?图片在附件中,不会传图片。...
yuchenglin 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1198  1435  1081  2278  87  57  53  4  7  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved