电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT72V3633L15PF9

产品描述FIFO, 512X36, 10ns, Synchronous, CMOS, PQFP128, TQFP-128
产品类别存储    存储   
文件大小314KB,共28页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

IDT72V3633L15PF9概述

FIFO, 512X36, 10ns, Synchronous, CMOS, PQFP128, TQFP-128

IDT72V3633L15PF9规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
零件包装代码QFP
包装说明TQFP-128
针数128
Reach Compliance Codecompliant
ECCN代码EAR99
最长访问时间10 ns
其他特性EASILY EXPANDABLE IN DEPTH AND WIDTH
周期时间15 ns
JESD-30 代码R-PQFP-G128
JESD-609代码e0
长度20 mm
内存密度18432 bit
内存宽度36
湿度敏感等级3
功能数量1
端子数量128
字数512 words
字数代码512
工作模式SYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织512X36
可输出YES
封装主体材料PLASTIC/EPOXY
封装代码LFQFP
封装形状RECTANGULAR
封装形式FLATPACK, LOW PROFILE, FINE PITCH
并行/串行PARALLEL
峰值回流温度(摄氏度)240
认证状态Not Qualified
座面最大高度1.6 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层TIN LEAD
端子形式GULL WING
端子节距0.5 mm
端子位置QUAD
处于峰值回流温度下的最长时间20
宽度14 mm
Base Number Matches1

文档预览

下载PDF文档
3.3 VOLT CMOS SyncFIFO
TM
WITH
BUS-MATCHING
256 x 36 , 512 x 36
1,024 x 36
IDT72V3623
IDT72V3633
IDT72V3643
FEATURES:
Memory storage capacity:
IDT72V3623–256 x 36
IDT72V3633–512 x 36
IDT72V3643–1,024 x 36
Clock frequencies up to 100 MHz (6.5 ns access time)
Clocked FIFO buffering data from Port A to Port B
IDT Standard timing (using
EF
and
FF)
or First Word Fall
Through Timing (using OR and IR flag functions)
Programmable Almost-Empty and Almost-Full flags; each has
three default offsets (8, 16 and 64)
Serial or parallel programming of partial flags
Port B bus sizing of 36 bits (long word), 18 bits (word) and 9 bits
(byte)
Big- or Little-Endian format for word and byte bus sizes
Reset clears data and configures FIFO, Partial Reset clears data
but retains configuration settings
Mailbox bypass registers for each FIFO
Free-running CLKA and CLKB may be asynchronous or
coincident (simultaneous reading and writing of data on a single
clock edge is permitted)
Easily expandable in width and depth
Auto power down minimizes power dissipation
Available in a space-saving 128-pin Thin Quad Flatpack (TQFP)
Pin and functionally compatible versions of the 5V operating
IDT723623/723633/723643
°
°
Industrial temperature range (–40°C to +85°C) is available
FUNCTIONAL BLOCK DIAGRAM
MBF1
Mail 1
Register
Port-A
Control
Logic
CLKA
CSA
W/RA
ENA
MBA
RS1
RS2
PRS
Bus-
Matching
Input
Register
Output
Register
FIFO1
Mail1,
Mail2,
Reset
Logic
36
36
RAM ARRAY
36
256 x 36
512 x 36
1,024 x 36
36
A
0
-A
35
Write
Pointer
Read
Pointer
B
0
-B
35
FF/IR
AF
Status Flag
Logic
EF/OR
AE
36
36
SPM
FS0/SD
FS1/SEN
Programmable Flag
Offset Registers
10
Timing
Mode
Port-B
Control
Logic
Mail 2
Register
MBF2
FWFT
CLKB
CSB
W/RB
ENB
MBB
BE
BM
SIZE
4662 drw01
IDT and the IDT logo are trademark of Integrated Device Technology, Inc. SyncFIFO is a trademark of Integrated Device Technology, Inc.
COMMERCIAL TEMPERATURE RANGE
1
2001
Integrated Device Technology, Inc. All rights reserved. Product specifications subject to change without notice.
AUGUST 2001
DSC-4662/4
从网上下载了个学习代码,文件扩展名有.PRG.DP2.LIS,请问用什么软件打开,附图
从网上下载了个学习代码,请帮忙看一下,扩展名有.PRG.DP2.LIS,请问用什么软件打开 651875 ...
一沙一世 stm32/stm8
OP放大器
参加电子设计必备...
uestc01 模拟电子
有人比较过LM3S8962跟LM3S9B96的温升吗?
现在感觉LM3S9B96的温度比LM3S8962低点! ...
蓝雨夜 微控制器 MCU
关于走马灯语言的一些小细节(VHDL语言)
小弟FPGA初学者,最近研究走马灯程序时候发现有些VHDL语言的细节有些问题,希望同窗们,高手们给予解答。 首先附上程序的详细信息(此程序正确,在21eda所产fpga进行过测试) 先说说说这个程序 ......
wudi1493 FPGA/CPLD
共模和差模信号与滤波
介绍了共模、差模信号的关键特性及其抑制方法,以及滤波器的工作原理及其应用电路。...
fighting 单片机
竟然还有福克万用表
:) 不知道算不算山寨;...
music_586 测试/测量

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2321  532  1911  2847  2855  13  40  14  9  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved