电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EA797M000BG

产品描述LVPECL Output Clock Oscillator, 797MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530EA797M000BG概述

LVPECL Output Clock Oscillator, 797MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EA797M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率797 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
有谁知道怎么用protues里的示波器吗
有谁知道怎么用protues里的示波器吗...
taodan 嵌入式系统
关于Wince 远程调试
CE5.0自己定制的系统,将程序下载到板子上运行一切正常。 F5远程调试的时候报错:无法找到PBworkplace\GLX701\...\commdlg.dll 可是我的PBworkplace下并没有GLX701这个文件夹。 程序是别人写 ......
shinesnow 嵌入式系统
特定分布随机数的生成
DSP如何生成几种特定分布的随机数,比如:均匀分布,正态分布,指数分布,泊松分布。望各位大神帮帮忙,在这里谢谢各位了 ...
yangxixiao DSP 与 ARM 处理器
给经常逛ADI论坛的网友推荐一些精华内容
PCB接地设计宝典:ADI专家总结的良好接地指导原则 良好的PCB接地设计非常重要,但是这是一个经验活,需要长时间的实践摸索和学习。这里贴出有数十年设计一线工作经验的Louis Hank Zumbah ......
eric_wang ADI 工业技术
max232不工作
max232 2脚电压值为5.1V 6脚为4.0V 该芯片是否正常 电路图正确程序也对,怎么就是串口不工作呢...
zhaoxiao2 单片机
求助文件系统移植到pic18f**20中遇到的问题
Error E:\SD_example\copy\SD\sd.c; 2.18 can't open include file "pic18.h": Too many open files 这个头文件我已经包含了,而且在其他模块编译中能够找到这个头文件,可到文件系统对SD ......
sd6863959 Microchip MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 526  2561  270  2070  1732  46  3  42  35  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved