电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

5962R0623302VXX

产品描述Low Skew Clock Driver, ALVC/VCX/A Series, 8 True Output(s), 0 Inverted Output(s), CMOS, CDFP14, CERAMIC, DFP-14
产品类别逻辑    逻辑   
文件大小149KB,共10页
制造商Cobham Semiconductor Solutions
下载文档 详细参数 全文预览

5962R0623302VXX概述

Low Skew Clock Driver, ALVC/VCX/A Series, 8 True Output(s), 0 Inverted Output(s), CMOS, CDFP14, CERAMIC, DFP-14

5962R0623302VXX规格参数

参数名称属性值
零件包装代码DFP
包装说明DFP,
针数14
Reach Compliance Codeunknown
系列ALVC/VCX/A
输入调节STANDARD
JESD-30 代码R-CDFP-F14
长度8.636 mm
逻辑集成电路类型LOW SKEW CLOCK DRIVER
功能数量1
反相输出次数
端子数量14
实输出次数8
最高工作温度125 °C
最低工作温度-55 °C
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码DFP
封装形状RECTANGULAR
封装形式FLATPACK
传播延迟(tpd)7.5 ns
认证状态Not Qualified
Same Edge Skew-Max(tskwd)0.25 ns
筛选级别MIL-PRF-38535 Class V
座面最大高度2.5654 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)2 V
标称供电电压 (Vsup)2.75 V
表面贴装YES
技术CMOS
温度等级MILITARY
端子形式FLAT
端子节距1.27 mm
端子位置DUAL
总剂量100k Rad(Si) V
宽度6.475 mm
Base Number Matches1

文档预览

下载PDF文档
Standard Products
UT54ALVC2525 Clock Driver
1 to 8 Minimum Skew
Data Sheet
October 2012
FEATURES
2.0V
to 3.6V Power supply operation
Guaranteed
pin-to-pin and part-to-part skew
Eight
LVTTL outputs with high drive strength
Operational environment:
- Total-dose tolerance: 100 to 300 krad(Si), or
1 Mrad(Si)
- SEL Immune to a LET of 111 MeV-cm
2
/mg
HiRel
temperature range: -55
o
C to +125
o
C
Packaging options:
- 14-Lead Ceramic Flatpack
Standard Microcircuit Drawing: 5962-06233
- QML Q and V
INTRODUCTION
The UT54ALVC2525 is a low-voltage, minimum skew, one-
to-eight clock driver. The UT54ALVC2525 distributes a single
clock to eight, high-drive, outputs with low skew across all
outputs during both the t
PLH
and t
PHL
transitions making it
ideal for signal generation and clock distribution. The output
pins act as a single entity and will follow the state of the CLK
pin.
O
0
O
2
NC
GND
V
DD
O
4
O
6
1
2
3
4
5
6
7
UT54ALVC2525
14
13
12
11
10
9
8
O
1
O
3
CLK
V
DD
GND
O
5
O
7
0
0
Figure 2. 14-Lead Ceramic Flatpack Pinouts
CLK
0
7
Figure 1: UT54ALVC2525 Block Diagram
1
关于高频阻抗匹配的疑问
低频是高频的一种特殊情况,也是有反射功率的,反射功率被内阻消耗; 高频有反射功率,为了降低反射功率,进行阻抗匹配,这个阻抗匹配的模块就变成负载的一部分,让负载阻抗等于内阻(或输出阻 ......
secondlife110 无线连接
EEWORLD大学堂----ARM(IMX6U)裸机视频教程(正点原子)
ARM(IMX6U)裸机视频教程(正点原子):https://training.eeworld.com.cn/course/26635正点原子ARM(IMX6U)裸机视频教程...
木犯001号 单片机
IAR调试问题
我在使用IAR5.4的,直接新建一个main函数后,点击“debug without download” 按钮后,就跳出如图的错误,请各路大侠帮忙!谢谢...
zax0403111 微控制器 MCU
FPGA核的配置问题
在FPGA的IP核中,当配置时会有相应的资源分配,例如DSP、LUTs、FFs等,,请问这些都是什么意思,使用的时候有什么需要注意的地方嘛??谢谢。。...
枫叶知秋 FPGA/CPLD
基于SED1565驱动器的液晶显示模块说明
基于SED1565驱动器的液晶显示模块说明...
呱呱 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1728  780  1403  2571  572  35  16  29  52  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved