电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

SI5364-F-BC

产品描述IC prec port card clock 99cbga
产品类别半导体    模拟混合信号IC   
文件大小395KB,共40页
制造商Silicon
下载文档 选型对比 全文预览

SI5364-F-BC在线购买

供应商 器件名称 价格 最低购买 库存  
SI5364-F-BC - - 点击查看 点击购买

SI5364-F-BC概述

IC prec port card clock 99cbga

文档预览

下载PDF文档
Si5364
SONET/SDH P
R E C I S I O N
P
O R T
C
A R D
C
L O C K
IC
Features
Ultra-low jitter clock outputs with jitter
generation as low as 0.3 ps
RMS
No external components (other than a
resistor and standard bypassing)
Up to three clock inputs
Four independent clock outputs at 19,
155, or 622 MHz
Stratum 3, 3E, and SMC compatible
Digital hold for loss-of-input clock
Automatic or manually-controlled hitless
switching between clock inputs
Revertive/non-revertive switching
Loss-of-signal and frequency offset
alarms for each clock input
Support for forward and reverse FEC
clock scaling
8 kHz frame sync output
Low power
Small size (11x11 mm)
Si5364
Bottom View
Applications
SONET/SDH line/port cards
Terabit routers
Core switches
Digital cross connects
Ordering Information:
See page 36.
Description
The Si5364 is a complete solution for ultra-low jitter high-speed clock generation and
distribution in precision clocking applications, such as OC-192/OC-48 SONET/SDH line/
port cards. This device phase locks to one of three reference inputs in the range of
19.44 MHz and generates four synchronous clock outputs that can be independently
configured for operation in the 19, 155, or 622 MHz range (1, 8, and 32x input clock).
Silicon Laboratories DSPLL™ technology delivers phase-locked loop (PLL) functionality
with unparalleled performance while eliminating external loop filter components,
providing programmable loop parameters, and simplifying design. The on-chip reference
monitoring and clock switching functions support Stratum 3/3E and SMC compatible
clock switching with excellent output phase transient characteristics. FEC rates are
supported with selectable 255/238 or 238/255 scaling of the clock multiplication ratios.
The Si5364 establishes a new standard in performance and integration for ultra-low jitter
clock generation. It operates from a single 3.3 V supply.
Functional Block Diagram
REXT
VSEL33
VDD
GND
FEC[1:0]
BWSEL[1:0]
Biasing & Supply
CLKIN_A+
CLKIN_A–
CLKIN_B+
CLKIN_B–
REF/CLKIN_F+
REF/CLKIN_F–
LOS_A
FOS_A
LOS_B
FOS_B
LOS_F
DSBLFOS
SMC/S3N
VALTIME
AUTOSEL
RVRT
MANCNTRL[1:0]
INCDELAY
DECDELAY
FXDDELAY
A_ACTV
B_ACTV
DH_ACTV
F_ACTV
2
2
2
CAL_ACTV
÷
CLKOUT_1+
CLKOUT_1–
2
FRQSEL_1[1:0]
CLKOUT_2+
CLKOUT_2–
FRQSEL_2[1:0]
CLKOUT_3+
CLKOUT_3–
2
FRQSEL_3[1:0]
CLKOUT_4+
CLKOUT_4–
2
FRQSEL_4[1:0]
FSYNC
DSBLFSYNC
SYNCIN
2
SiLECT
TM
Switching
DSPLL
TM
÷
2
2
÷
Signal
Detection,
Selection,
& Control
÷
÷
RSTN/CAL
Rev. 2.2 7/04
Copyright © 2004 by Silicon Laboratories
Si5364

SI5364-F-BC相似产品对比

SI5364-F-BC
描述 IC prec port card clock 99cbga
LED筒灯更换可调光的电源
本帖最后由 yup1983 于 2019-5-12 21:40 编辑 大家好,最近一个客户的会议室内筒灯需要改成可调光的方式,一个会议室内共有100多盏筒灯,统一调节亮度,因为对这方面不太了解所以请教一下。 ......
yup1983 LED专区
工作之余,你一般会做什么运动锻炼身体?
亲爱的工程师们,工作之余,你一般会做什么运动锻炼身体? 来投个票把~~ 顺便找找同好之人~~ ...
okhxyyo 聊聊、笑笑、闹闹
Proteus仿真串口收发数据,不用一次一次的按开发板电源开关了
不多说直接上图237155 串口接收16个字节的数组,并显示。 1、安装虚拟串口软件VSPD,当然,还有其他的虚拟串口软件,如VSPM等等,可自行研究。 安装好的图 237156 点击“Add Pair”,创建 ......
ning_dan 51单片机
功率MOS管的锂电池保护电路
通常,由于磷酸铁锂电池的特性,在应用中需要对其充放电过程进行保护,以免过充过放或过热,以保证电池安全的工作。短路保护是放电过程中一种极端恶劣的工作条件,本文将介绍功率MOS管在这种 ......
qwqwqw2088 电源技术
模拟除法器 单电源供电 低功耗 大家推荐个片子
初涉模拟电路 要做一个模拟除法器 但电源供电 低功耗 低噪声 四象限 大家推荐个片子 多谢...
thekobeking123 模拟电子
2012湖南省TI设计大赛交流群
希望各位参加2012年湖南省TI的同学加入本群相互学习,本群号:90630019(2012湖南省TI交流群),进群后请及时修改自己的名片,也请不要发广告,否则踢出本群。...
wangxin0901 TI技术论坛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 283  929  2334  930  768  40  1  15  5  52 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved