电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

BU-61585V6-482

产品描述Mil-Std-1553 Controller, 2 Channel(s), 0.125MBps, CMOS, CDFP70, FP-70
产品类别嵌入式处理器和控制器    微控制器和处理器   
文件大小358KB,共46页
制造商Data Device Corporation
下载文档 详细参数 全文预览

BU-61585V6-482概述

Mil-Std-1553 Controller, 2 Channel(s), 0.125MBps, CMOS, CDFP70, FP-70

BU-61585V6-482规格参数

参数名称属性值
Objectid1154981680
包装说明DFP, FL70,1.0
Reach Compliance Codecompliant
YTEOL0
地址总线宽度16
边界扫描NO
最大时钟频率16 MHz
通信协议MIL STD 1553A; MIL STD 1553B; MCAIR; STANAG 3838
数据编码/解码方法BIPH-LEVEL (MANCHESTER)
最大数据传输速率1 MBps
外部数据总线宽度16
JESD-30 代码R-CDFP-F70
长度48.26 mm
低功率模式YES
串行 I/O 数2
端子数量70
最高工作温度125 °C
最低工作温度-55 °C
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码DFP
封装等效代码FL70,1.0
封装形状RECTANGULAR
封装形式FLATPACK
座面最大高度3.81 mm
最大供电电压5.5 V
最小供电电压4.5 V
标称供电电压5 V
表面贴装YES
技术CMOS
温度等级MILITARY
端子形式FLAT
端子节距1.27 mm
端子位置DUAL
宽度25.4 mm
uPs/uCs/外围集成电路类型SERIAL IO/COMMUNICATION CONTROLLER, MIL-STD-1553

文档预览

下载PDF文档
BU-65170/61580 AND BU-61585
MIL-STD-1553A/B NOTICE 2 RT
AND BC/RT/MT, ADVANCED
COMMUNICATION ENGINE (ACE)
Make sure the next
Card you purchase
has...
®
FEATURES
Fully Integrated MIL-STD-1553
Interface Terminal
Flexible Processor/Memory Interface
Standard 4K x 16 RAM and Optional
12K x 16 or 8K x 17 RAM Available
Optional RAM Parity Generation/
Checking
Automatic BC Retries
Programmable BC Gap Times
BC Frame Auto-Repeat
Flexible RT Data Buffering
Programmable
I
llegalization
DESCRIPTION
DDC's BU-65170, BU-61580 and BU-61585 Bus Controller / Remote
Terminal / Monitor Terminal (BC/RT/MT) Advanced Communication
Engine (ACE) terminals comprise a complete integrated interface
between a host processor and a MIL-STD-1553 A and B or STANAG
3838 bus.
The ACE series is packaged in a 1.9 -square-inch, 70-pin, low-profile,
cofired MultiChip Module (MCM) ceramic package that is well suited
for applications with stringent height requirements.
The BU-61585 ACE integrates dual transceiver, protocol, memory
management, processor interface logic, and a total of 12K words of
RAM in a choice of DIP or flat pack packages. The BU-61585 requires
+5 V power and either -15 V or -12 V power.
The BU-61585 internal RAM can be configured as 12K x 16 or 8K x
17. The 8K x 17 RAM feature provides capability for memory integri-
ty checking by implementing RAM parity generation and verification
on all accesses. To minimize board space and “glue” logic, the ACE
provides ultimate flexibility in interfacing to a host processor and inter-
nal/external RAM.
The advanced functional architecture of the ACE terminals provides
software compatibility to DDC's Advanced Integrated Multiplexer
(AIM) series hybrids, while incorporating a multiplicity of architectural
enhancements. It allows flexible operation while off-loading the host
processor, ensuring data sample consistency, and supports bulk data
transfers.The ACE hybrids may be operated at either 12 or 16 MHz.
Wire bond options allow for programmable RT address (hardwired is
standard) and external transmitter inhibit inputs.
Selective Message Monitor
Simultaneous RT/Monitor Mode
FOR MORE INFORMATION CONTACT:
Data Device Corporation
105 Wilbur Place
Bohemia, New York 11716
631-567-5600 Fax: 631-567-7358
www.ddc-web.com
Technical Support:
1-800-DDC-5757 ext. 7771
All trademarks are the property of their respective owners.
©
1992, 1999 Data Device Corporation
求c2000f28027 SCI的例程
求c2000f28027 SCI的例程,官方给的例程都是用.lib的库写的,而且使能了中断却没有给出中断函数,求用操作寄存器的方式的SCI例程。 另外问一下,FIFO不用可以吗,就像51单片机那样 往SBUF里写 ......
wudayongnb 微控制器 MCU
轨对轨的运放请教
本帖最后由 benny512 于 2017-4-1 21:07 编辑 Dear ALL, 各位,最近在看TLV2401轨对轨运放,请问各位大神以下几个问题: 1. 轨对轨就是输出电压接近电源电压吗? 2. 不管输入的电压多 ......
benny512 模拟电子
火速报名!!! 2014 TI MCU + WCS (无线射频) 技术研讨会
158836 新晔电子(Serial HK),佳晔电子联合TI德州仪器举办 MCU和WCS(无线射频) 技术研讨会诚邀您的参与。我们将与您分享MCU和WCS(无线射频)的最新技术以及最新产品、应用方案和市场 ......
eric_wang TI技术论坛
Spatarn6开发板试用报告-sunjie
...
sunjie19840522 FPGA/CPLD
请问 DCDC buck芯片 从技术文档怎么 找出他的最大输出功率
本帖最后由 dianhang 于 2021-3-26 11:38 编辑 比如一般芯片会给出他的最大输出电流,但没给出能输出的最大功率。给出的典型电路是输入12V,输出3.3V/8A。我能调整为输出5V/8A吗 5302 ......
dianhang 开关电源学习小组
【低功耗】Altera发售带有6.375+Gbps收发器的低功耗FPGA
nm Arria II系列是目前发售的功耗最低的6 Gbps收发器解决方案。在支持PCI Express(PCIe)Gen2、SATA III、CPRI一6G、Interlaken和RXAUI等主流协议标准需求的推动下,通常在FPGA 中实现的很多应用 ......
cillyfly FPGA/CPLD

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 358  2585  1990  2125  24  21  18  15  16  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved