电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

510FCB-BAAG

产品描述osc prog 2.5V lvds 20ppm 5x7mm
产品类别无源元件   
文件大小1MB,共26页
制造商Silicon
标准  
下载文档 全文预览

510FCB-BAAG概述

osc prog 2.5V lvds 20ppm 5x7mm

文档预览

下载PDF文档
S i 5 1 0 / 5 11
C
R YS TA L
O
SCILLATOR
(XO) 100 kH
Z
Features
TO
250 MH
Z
Supports any frequency from
100 kHz to 250 MHz
Low jitter operation
2 to 4 week lead times
Total stability includes 10-year
aging
Comprehensive production test
coverage includes crystal ESR and
DLD
On-chip LDO regulator for power
supply noise filtering
3.3, 2.5, or 1.8 V operation
Differential (LVPECL, LVDS,
HCSL) or CMOS output options
Optional integrated 1:2 CMOS
fanout buffer
Runt suppression on OE and
power on
Industry standard 5 x 7 and
3.2 x 5 mm packages
Pb-free, RoHS compliant
–40
to 85
o
C operation
Si5602
Applications
SONET/SDH/OTN
Gigabit Ethernet
Fibre Channel/SAS/SATA
PCI Express
Ordering Information:
See page 14.
3G-SDI/HD-SDI/SDI
Telecom
Switches/routers
FPGA/ASIC clock generation
Pin Assignments:
See page 12.
Description
The Si510/511 XO utilizes Silicon Laboratories' advanced DSPLL technology
to provide any frequency from 100 kHz to 250 MHz. Unlike a traditional XO
where a different crystal is required for each output frequency, the Si510/511
uses one fixed crystal and Silicon Labs’ proprietary DSPLL synthesizer to
generate any frequency across this range. This IC-based approach allows
the crystal resonator to provide enhanced reliability, improved mechanical
robustness, and excellent stability. In addition, this solution provides superior
supply noise rejection, simplifying low jitter clock generation in noisy
environments. Crystal ESR and DLD are individually production-tested to
guarantee performance and enhance reliability. The Si510/511 is factory-
configurable for a wide variety of user specifications, including frequency,
supply voltage, output format, output enable polarity, and stability. Specific
configurations are factory-programmed at time of shipment, eliminating long
lead times and non-recurring engineering charges associated with custom
frequency oscillators.
OE
1
4
V
DD
GND
2
3
CLK
Si510 (CMOS)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Functional Block Diagram
V
DD
OE
Si510(LVDS/LVPECL/HCSL/
Dual CMOS)
OE
OE
1
1
2
2
3
3
6
6
5
5
4
4
V
DD
V
DD
CLK–
CLK–
CLK+
CLK+
Low Noise Regulator
Fixed
Frequency
Oscillator
Any-Frequency
0.1 to 250 MHz
DSPLL
®
Synthesis
CLK+
CLK–
NC
NC
GND
GND
GND
Si511(LVDS/LVPECL/HCSL/
Dual CMOS)
Rev. 1.2 7/15
Copyright © 2015 by Silicon Laboratories
Si510/511
谁能帮我推荐几本好的学习WINCE 开发的书吗?
谢谢了```...
e3e4shine 嵌入式系统
raw-os 1.056 版本发布
1.056 版本的发布主要是简化了tick以及软件定时器的算法,以及去掉了idle_event 的时间算法,因为这块的算法完全可以用软件定时器替代,而且实时性上升,因为避免了中断里面调用。 另外一个 ......
jorya_txj 嵌入式系统
为什么在TI的网站上找不到3xx系列的MSP430单片机
3系列的MSP430单片机到底有没有出现过呢? 现在的MSP430单片机已经有了1xx、2xx、4xx、5xx、6xx...的众多型号, 细心的朋友在浏览网站的时候可能会有一个疑惑,刚刚好3xx的命名却是空出来的。 ......
wstt 微控制器 MCU
2440,CE系统下使用不同厂家的LCD时系统要做哪些修改
大家好,之前使用友善的开发板,带3.5寸NEC竖屏,;现在采用核心板直接点屏,选了信利的3.5寸横屏,两家屏的LCD驱动芯片应该是不一样的。我现在按照对应的线已经接好了,但是屏幕黑屏,信利的屏 ......
hao43 嵌入式系统
MSP430用的CRC代码,顺便问一个小问题
代码里看到有3个常量CRC16_POLY,CRC16_INIT_REM和CRC16_FINAL_XOR不知道是什么用途 在有些计算CRC的函数中会作为参数传递 crc16 = crc16MakeBitwise(CRC16_INIT_REM, CRC16_POLY, msg, lengt ......
littleshrimp TI技术论坛
51中断0发生会影响串口数据?
两块板子原理图差不多,PCB也差不多,其中一块中断发生的话串口数据会出错,81变成e0或00 e0;不知道有朋友遇见过没。没中断时候就没事,...
yangxf1217 51单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1141  17  1307  1088  2564  27  17  18  7  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved