电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

510SAA-CAAG

产品描述osc prog 1.8V cmos 50ppm 5x7mm
产品类别无源元件   
文件大小1MB,共26页
制造商Silicon
标准  
下载文档 全文预览

510SAA-CAAG概述

osc prog 1.8V cmos 50ppm 5x7mm

文档预览

下载PDF文档
S i 5 1 0 / 5 11
C
R YS TA L
O
SCILLATOR
(XO) 100 kH
Z
Features
TO
250 MH
Z
Supports any frequency from
100 kHz to 250 MHz
Low jitter operation
2 to 4 week lead times
Total stability includes 10-year
aging
Comprehensive production test
coverage includes crystal ESR and
DLD
On-chip LDO regulator for power
supply noise filtering
3.3, 2.5, or 1.8 V operation
Differential (LVPECL, LVDS,
HCSL) or CMOS output options
Optional integrated 1:2 CMOS
fanout buffer
Runt suppression on OE and
power on
Industry standard 5 x 7 and
3.2 x 5 mm packages
Pb-free, RoHS compliant
–40
to 85
o
C operation
Si5602
Applications
SONET/SDH/OTN
Gigabit Ethernet
Fibre Channel/SAS/SATA
PCI Express
Ordering Information:
See page 14.
3G-SDI/HD-SDI/SDI
Telecom
Switches/routers
FPGA/ASIC clock generation
Pin Assignments:
See page 12.
Description
The Si510/511 XO utilizes Silicon Laboratories' advanced DSPLL technology
to provide any frequency from 100 kHz to 250 MHz. Unlike a traditional XO
where a different crystal is required for each output frequency, the Si510/511
uses one fixed crystal and Silicon Labs’ proprietary DSPLL synthesizer to
generate any frequency across this range. This IC-based approach allows
the crystal resonator to provide enhanced reliability, improved mechanical
robustness, and excellent stability. In addition, this solution provides superior
supply noise rejection, simplifying low jitter clock generation in noisy
environments. Crystal ESR and DLD are individually production-tested to
guarantee performance and enhance reliability. The Si510/511 is factory-
configurable for a wide variety of user specifications, including frequency,
supply voltage, output format, output enable polarity, and stability. Specific
configurations are factory-programmed at time of shipment, eliminating long
lead times and non-recurring engineering charges associated with custom
frequency oscillators.
OE
1
4
V
DD
GND
2
3
CLK
Si510 (CMOS)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Functional Block Diagram
V
DD
OE
Si510(LVDS/LVPECL/HCSL/
Dual CMOS)
OE
OE
1
1
2
2
3
3
6
6
5
5
4
4
V
DD
V
DD
CLK–
CLK–
CLK+
CLK+
Low Noise Regulator
Fixed
Frequency
Oscillator
Any-Frequency
0.1 to 250 MHz
DSPLL
®
Synthesis
CLK+
CLK–
NC
NC
GND
GND
GND
Si511(LVDS/LVPECL/HCSL/
Dual CMOS)
Rev. 1.2 7/15
Copyright © 2015 by Silicon Laboratories
Si510/511
Sate210-F 开发板有V1.0版本和V1.1 版本源码编译区分方法
Sate210-F 开发板有V1.0版本和V1.1 版本 V1.0和V1.1 主要是按键中断和电容屏幕中断不同。 V1.0 是2013年年底发的那几个 V1.1是2014年三月份发的那部分,请各位注意区分 不同硬件底板版本需 ......
Wince.Android 嵌入式系统
绩效管理的五大关键因素
  1.高层管理者高度重视   绩效管理的导入是企业的一项大的组织变革,一方面绩效管理的引入涉及利益分配的问题,由于变革的诸多不确定性,大家对未来的预期不明确,绩效管理的推行将会受到 ......
sijialgc 聊聊、笑笑、闹闹
求IAR for msp430 5.1版本
iar被升级成5.4版本后,导致原来的代码烧不进去了。在网上找了很久都没有找到5.1的版本,谁能否给我发一份。或者有什么降级的办法。 eeworldpostqq...
bairen 微控制器 MCU
exe文件怎么在WinCE中打开?
VS2008开发环境下,做了个简单的exe文件(Windows平台),现在要求怎么在WinCE平台下打开该exe文件。需要做哪些工作,具体是哪些步骤,有高人指点迷津吗?...
nettop 嵌入式系统
智能电网之电能质量
一个理想的电力系统应以恒定的频率(50Hz)和正弦波形,按规定的电压水平(标称电压)对用户供电。在三相交流电力系统中,各相的电压和电流应处于幅值大小相等,相位互差120°的对称状态。由于系 ......
elvike 工业自动化与控制
[求助] ARM 高頻干擾及相關問題請教
Dear 各位前輩 我在優酷上看到ARM的教學影片有提到說ARM核心晶片的部分需要使用到6層板的Layout,是否因為有高頻干擾的問題呢?假是是的話我用一般市面上的那種可手工製做的電路版是否就不適 ......
kenny0531 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1843  1266  2643  2038  160  3  16  25  58  36 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved